
KAD5514P
当模拟输入是获得最佳性能
差分驱动。所述共模输出电压
VCM ,应采用适当的偏压输入端所示
图28至30的RF变压器将给予最好的
用于宽带和/或高噪声和失真性能
中频(IF )输入。两个不同的变压器
输入方案示于图28和图29 。
ADT1-1WT
ADT1-1WT
的差动放大器,如示于图30中,可以在使用
应用需要直流耦合。在该结构中
放大器通常会主宰达到信噪比和
失真性能。
时钟输入
该时钟输入电路是一个差分对(参见图43)。
找到这些输入与高电平(高达1.8V
P-P
每个
输入)正弦波或方波将提供最低的抖动
性能。变压器与4 : 1阻抗比意志
提供更高的驱动电平。
推荐的驱动电路示于图31的占空
的40%至60 %的范围内是可以接受的。该时钟可被驱动
单端的,但是这将减少边缘率和可
影响SNR性能。时钟输入在内部
自偏置到AVDD / 2 ,以便AC耦合。
200pF
TC4-1W
1000pF
CLKP
Ω
200O
1000pF
KAD5514P
VCM
0.1F
图28.变压器输入通用
用途的应用
200pF
ADTL1-12
1000pF
1000pF
ADTL1-12
0.1F
KAD5514P
VCM
CLKN
200pF
图31.推荐的时钟驱动
图29.传输线变压器输入
高IF应用
这种双重转换方案被用来提高
共模抑制,这使共模
输入的电平匹配VCM 。分流器的值
电阻器应根据所需的负荷确定
阻抗。的差分输入电阻
KAD5514P为500Ω 。
该SHA设计采用开关电容输入级(见
图42) ,从而产生电流尖峰时的采样
电容被重新连接到输入电压。这将导致
骚乱在输入之前的下一个必须解决
采样点。低源阻抗将导致更快的
沉降和改进的性能。因此, 1:1的
变压器和低的分流电阻被推荐为
最佳性能。
Ω
348O
Ω
69.8O
Ω
100O
CM
0.22F
可选择的2X分频器被设置在串联
时钟输入。分频器可以在2X模式下使用
采样时钟等于期望的采样率的两倍。这
允许使用相滑移功能,这使得能够
多个ADC的同步。
表1 CLKDIV PIN设置
CLKDIV PIN
AVSS
FL燕麦
AVDD
分频比
2
1
4
时钟分频,也可以通过SPI控制
端口,覆盖CLKDIV引脚设置。这个细节
第20页,载于“串行外设接口” 。
延迟锁定环( DLL),生成内部时钟信号
用于电荷管道内不同阶段。如果频率
的输入时钟的变化,该DLL可能需要长达52μs至
在250MSPS恢复锁定。锁定时间反比
成比例的采样率。
该DLL具有操作,慢速和快速的两个范围。该
慢范围可用于40MSPS之间的采样率
和100MSPS ,而默认的快速范围可以从使用
80MSPS到指定的最大采样速率。
Ω
25O
217O
Ω
KAD5514P
VCM
Ω
100O
Ω
69.8O
Ω
348O
25O
Ω
0.1F
Ω
49.9O
图30.差分放大器的输入
18
FN6804.1
2009年3月4日