
KAD5612P
等效电路
(续)
AVDD
VCM
0.535V
+
–
图48. VCM_OUT输出
布局的注意事项
分割地层和电源层
在高采样频率运行数据转换器
需要格外小心,在PC板布局。许多复杂的电路板
设计受益于分离的模拟和数字
部分。模拟电源层和接地层应铺设
出在信号和时钟输入。找到飞机数字化
在输出和逻辑引脚。理由应加入
下的芯片。
浮如果不使用它们。三电平输入( NAPSLP ,
OUTMODE ,指定outfmt , CLKDIV )接受浮动输入作为
有效状态,因此,应根据被偏置
所需的功能。
释义
模拟输入带宽
是在模拟输入频率
所述光谱输出功率在基波
频率(如通过FFT分析确定的)降低
3分贝从它的满量程低频率值。这也是
所谓的全功率带宽。
孔径延迟或采样延迟
所需的时间
在时钟输入的上升为采样开关后
开,在该时间的信号被保持为转换。
孔径抖动
在孔径延迟的有效值变化
设置的样本。
时钟占空比
是时间的时钟波是在比
逻辑高到一个时钟周期的总时间。
微分非线性( DNL )
是任何的偏差
代码宽度与理想的1 LSB的一步。
有效位数( ENOB )
是的另一种方法
指定信噪比,和失真比( SINAD) 。在
分贝,它的计算公式为: ENOB = ( SINAD - 1.76 ) /6.02
增益误差
是的电压之间的差的比
引起的最低和最高代码转换到
满量程电压小于2 LSB 。它通常表示在
个百分点。
积分非线性( INL )
是的最大偏差
从确定的最佳拟合线ADC的传递函数
该传递函数的最小二乘曲线拟合,测定
为LSB为单位。
至少显著位(LSB)
是具有最小的位
在一个数字字的值或权重。它在输入方面的价值
电压为V
FS
/(2
N
- 1 ),其中N是在比特分辨率。
失码
输出代码是跳过,将
从来没有出现在ADC输出。这些代码不能
与任何输入值达到。
时钟输入注意事项
使用匹配的传输线到变压器输入端
模拟输入信号和时钟信号。定位的变压器和
端接尽可能靠近芯片越好。
裸露焊盘
裸露焊盘必须被电连接到
模拟地( AVSS )和应连接到一个大
使用大量的过孔以达到最佳散热铜面
性能。
旁路和滤波
大容量电容应具有低等效串联
性。钽是一个不错的选择。为了获得最好的
性能,保持陶瓷旁路电容很接近
器件引脚。较长的痕迹会增加电感,从而
在降低动态性能和精度。使
确保连接到地面的直接和低
阻抗。避免形成接地环路。
LVDS输出
输出走线和连接必须设计为50Ω
(100 ?差分)的特性阻抗。保持走线
指导和尽量减少弯头在可能的情况。避免交叉
接地和电源平面中断与信号线。
LVCMOS输出
输出走线和连接必须设计为50Ω
特性阻抗。
未使用的输入
标准的逻辑输入( RESETN , CSB , SCLK , SDIO , SDO )
这将不能操作不要求连接到
确保最佳的ADC性能。这些输入可以被左
25
FN6803.0
2008年12月5日