
PIC18F6X2X/8X2X
图1-2:
PIC18F8525 / 8621框图
数据Bus<8>
PORTA
RA0/AN0
RA1/AN1
RA2/AN2/V
REF
-
RA3/AN3/V
REF
+
RA4/T0CKI
RA5/AN4/LVDIN
OSC2/CLKO/RA6
PORTB
RB0/INT0
RB1/INT1
RB2/INT2
RB3/INT3/CCP2
(1)
/P2A
(1)
RB4/KBI0
RB5/KBI1/PGM
RB6/KBI2/PGC
RB7/KBI3/PGD
PORTC
RC0/T1OSO/T13CKI
RC1/T1OSI/CCP2
(1)
/P2A
(1)
RC2/CCP1/P1A
RC3/SCK/SCL
RC4/SDI/SDA
RC5/SDO
RC6/TX1/CK1
RC7/RX1/DT1
PORTD
IR
AD15 : AD0 , A19 : 16
(4)
8
PORTE
PRODH PRODL
指令
解码&
控制
上电
定时器
定时
GENERATION
振荡器
启动定时器
POWER- ON
RESET
看门狗
定时器
欠压
RESET
测试模式
SELECT
8×8乘法
3
BITOP
8
8
ALU<8>
8
W
8
8
8
PORTF
RE0/RD/P2D
(4)
RE1/WR/P2C
(4)
RE2/CS/P2B
(4)
RE3/P3C
(2,4)
RE4/P3B
(2,4)
RE5/P1C
(2,4)
RE6/P1B
(2,4)
RE7/CCP2
(1)
/P2A
(1,4)
RF0/AN5
RF1/AN6/C2OUT
RF2/AN7/C1OUT
RF3/AN8
RF4/AN9
RF5/AN10/CV
REF
RF6/AN11
RF7/SS
RG0/CCP3/P3A
RG1/TX2/CK2
RG2/RX2/DT2
RG3/CCP4/P3D
RG4/CCP5/P1D
RG5
(3)
RH0 : RH3 / AD19
(4)
RH4/AN12/P3C
(2)
RH5/AN13/P3B
(2)
RH6/AN14/P1C
(2)
RH7/AN15/P1B
(2)
RJ0/ALE
RJ1/OE
RJ2/WRL
RJ3/WRH
RJ4/BA0
RJ5/CE
RJ6/LB
RJ7/UB
RD7 / PSP7 : RD0 / PSP0
(4)
21表Pointer<21>
8
21
增/减逻辑
8
数据锁存器
数据RAM
( 3.8千字节)
地址锁存
20
系统总线接口
PCLATU PCLATH
PCU PCH PCL
程序计数器
12
Address<12>
4
BSR
12
FSR0
FSR1
FSR2
4
BANK0 ,女
12
地址锁存
程序存储器
( 48/64千字节)
数据锁存器
31级堆栈
解码
表锁存器
16
8
ROM锁存器
INC / DEC
逻辑
OSC2/CLKO
OSC1/CLKI
精确
带隙
参考
PORTG
V
DD
, V
SS
数据
EEPROM
MCLR
(3)
PORTH
BOR
LVD
Timer0
Timer1
Timer2
Timer3
Timer4
10-bit
ADC
PORTJ
比较
ECCP1
ECCP2
ECCP3
CCP4
CCP5
MSSP
EUSART1
EUSART2
记
1:
2:
3:
4:
CCP2 / P2A复用RC1当CCP2MX置;与RE7当CCP2MX被清零,设备配置在
单片机模式;或RB3当CCP2MX清零所有其他程序的内存模式。
P1B / P1C / P3B / P3C与RE6 : RE3当ECCPMX设置,并与RH7 : RH4 ECCPMX时未设置。
RG5复用MCLR ,而仅当MCLR复位被禁止。
外部存储器接口引脚的复用PORTD ( AD7 : AD0 ) , PORTE ( AD15 : AD8 )和波思( A19 : A16 ) 。
DS39612A第10页
超前信息
2003 Microchip的技术公司