
FM24V05 - 512KB I2C FRAM
计数器
地址
LATCH
8K ×64
FRAM阵列
8
SDA
串行到并行
变流器
数据锁存器
8
控制逻辑
设备ID和
编号
SCL
WP
A0-A2
图1. FM24V05框图
引脚说明
引脚名称
A0-A2
TYPE
输入
引脚说明
器件的地址选择0-2 :这些引脚用来选择多达8个设备1
相同类型相同的两线总线上。选择设备,在该地址值
这两个引脚必须与包含在从地址中的相应位。该
地址引脚内部下拉。
串行数据/地址:这是一个双向引脚为两线接口。这是
开漏和旨在是有线或运算的结果与所述两线总线上的其它设备。
输入缓冲器集成了施密特触发器的抗噪性和输出
驱动器包括:斜率控制信号的下降沿。一个外部上拉电阻
所需。
串行时钟:串行时钟引脚上的两线接口。数据同步出
该部分上的下降沿,并进入在上升沿设备。 SCL输入
还集成了施密特触发器输入的抗干扰能力。
写保护:当连接到VDD ,在整个存储器映射地址将被写
受保护的。当WP连接到地,所有的地址可被写入。该引脚
在内部下拉。
电源电压
地
SDA
I / O
SCL
WP
VDD
VSS
输入
输入
供应
供应
修订版1.1
2009年2月
分页: 15 2