
AT93C46E
图4-6 。
CS
WRAL时序
((1)),(
(2))
t
CS
SK
DI
1
0
0
0
1
...
D
N
...
D0
DO
高阻抗
忙
准备
t
WP
注意事项:
1.仅对在V
CC
= 4.5V至5.5V 。
2.至少需要9个时钟周期。
图4-7 。
ERASE时序
t
CS
CS
查
状态
待机
SK
DI
1
1
1
A
N
A
N-1
A
N-2
...
A0
t
SV
t
DF
高阻抗
准备
DO
高阻抗
忙
t
WP
图4-8 。
ERAL时序
(1)
t
CS
CS
查
状态
待机
SK
DI
1
0
0
1
0
t
SV
t
DF
高阻抗
准备
DO
高阻抗
忙
t
WP
注意:
1.仅对在V
CC
= 4.5V至5.5V 。
9
5207D–SEEPR–1/08