添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第141页 > LPC2292 > LPC2292 PDF资料 > LPC2292 PDF资料2第27页
恩智浦半导体
LPC2292/LPC2294
16位/ 32位ARM微控制器与外部存储器接口
6.19.7功率控制
该LPC2292 / LPC2294支持两种低功耗模式:空闲模式和掉电
模式。在待机模式下,指令的执行被暂停,直到产生复位或中断
发生。外围功能在空闲模式下的操作,可能产生
中断来使处理器恢复执行。空闲模式使电源
由处理器自身,存储器系统和相关的控制器和内部总线。
在掉电模式下,振荡器关闭,芯片没有任何的内部时钟。
处理器状态和寄存器,外设寄存器和内部SRAM的值
保存在掉电模式和芯片输出引脚的逻辑电平保持
静态的。在掉电模式下可以终止和正常运行恢复或者通过
复位或的不需要时钟功能的某些特定网络连接中断C 。由于所有
该芯片的动态操作都被暂停,掉电模式使芯片功耗
消耗几乎为零。
一个外设功率控制功能允许单个外设,如果被关闭
它们不需要在应用程序中,从而进一步降低功耗。
6.19.8 APB总线
建业分频器决定处理器时钟( CCLK)和之间的关系
时钟使用的外围设备( PCLK ) 。建业分频器有两个用途。在科幻RST
是通过APB总线,以便它们可以在操作以提供具有所需的PCLK的外围设备
选用ARM处理器的速度。为了实现这一点, APB总线可以是
放缓至
1
2
to
1
4
的处理器的时钟速率。由于APB总线必须工作
正确上电时(和它的定时不能被改变,如果它不因为APB的工作
分频器控制寄存器APB总线上) ,在复位后的默认状态是在
APB总线的运行
1
4
的处理器的时钟速率。建业分隔的第二个目的
是为了降低功耗,当一个应用程序不需要任何外围设备以运行
全速率。因为APB分频器连接到PLL的输出,PLL
保持有效(如果正在运行)在空闲模式。
6.20仿真和调试
通过JTAG串行端口的LPC2292 / LPC2294支持仿真和调试。一丝丝
端口允许跟踪程序的执行。调试和跟踪功能只复
对端口1个GPIO这意味着所有通信,定时器和接口外设
位于P0口可在开发过程中调试阶段,因为它们是
当应用程序运行在嵌入式系统中。
6.20.1嵌入式ICE
标准的ARM EmbeddedICE逻辑提供片上调试支持。的调试
目标系统需要运行调试软件和主机
EmbeddedICE协议转换器。 EmbeddedICE协议转换器将遥控器
调试协议命令需要访问ARM内核的JTAG数据。
ARM内核有一个调试通信通道功能内置。调试
通信通道允许对与沟通目标上运行的程序
主机调试器或其它独立的主机无需停止程序溢流甚至
进入调试状态。调试通信通道被访问的
协处理器14通过在ARM7TDMI - S内核上运行的程序。调试
LPC2292_2294_7
NXP B.V. 2008保留所有权利。
产品数据表
启示录7 - 2008年12月4日
27 53

深圳市碧威特网络技术有限公司