
LTC2393-16
引脚功能
GND (引脚1 , 5 , 7 , 20 , 35 , 41 , 44 , 48 ) :
地面上。所有GND
引脚必须连接到地平面。
AVP (引脚2 , 40 , 45 , 46 , 47 ) :
5V模拟电源。
AVP的范围是4.75V至5.25V 。 AVP旁路至GND
凭借良好的质量0.1μF和10μF的陶瓷电容
并联。
DVP (引脚3 , 19 ) :
5V数字电源。的范围
DVP是4.75V至5.25V 。 DVP旁路至GND的好
质量0.1μF和10μF的陶瓷电容并联。
SER / PAR (引脚4 ) :
串行/并行选择输入。该引脚
控制数字接口。该引脚上SE-逻辑高电平
脉冲编码的串行接口和一个逻辑低电平选择并行
界面。在串行模式中,非有源数字输出
为高阻抗。
OB / 2C (引脚6 ) :
偏移二进制码/补码输入。
当OB / 2C高,数字输出为偏移二进制码。
当为低电平时, MSB反转导致两人的补
换货输出。
BYTESWAP (引脚8 ) :
BYTESWAP输入。随着BYTESWAP
低电平时,数据将输出引脚28 ( D15 )作为
MSB和引脚9 ( D0 )为LSB 。随着BYTESWAP
高,高8位和低8位将
进行切换。 MSB是在引脚16输出8位是
在引脚输出9位7是在引脚28输出, LSB是
在输出引脚21 。
D0 ( 9针) :
数据位0。当SER / PAR = 0该引脚为0的位
的并行端口的数据输出总线。
D1 (引脚10 ) :
数据位1。当SER / PAR = 0该引脚为
第1位的并行端口数据输出总线。
D2 (引脚11 ) :
数据位2,当SER / PAR = 0,该引脚为
位的并行端口的数据输出总线的2 。
D3 (引脚12 ) :
数据位3,当SER / PAR = 0,该引脚为
位的并行端口的数据输出总线的3 。
D4 (引脚13 ) :
数据位4.当SER / PAR = 0,该引脚为
位的并行端口的数据输出总线的4 。
D5 (引脚14 ) :
数据位5,当SER / PAR = 0,该引脚为
位的并行端口的数据输出总线的5 。
D6 (引脚15 ) :
数据位6.当SER / PAR = 0,该引脚为
并行端口数据输出总线的6 。
D7 (引脚16 ) :
数据位7,当SER / PAR = 0该引脚为
第7位的并行端口数据输出总线。
OGND (引脚17 ) :
数字地对输入/输出
界面。
OVP (引脚18 ) :
数字电源的输入/输出
界面。该范围OVP为1.8V至5V 。旁路OVP
到OGND以良好的质量4.7μF陶瓷电容器
关闭到销。
D8 (引脚21 ) :
数据位8,当SER / PAR = 0,该引脚为
并行端口数据输出总线的8 。
D9 / SDIN (引脚22 ) :
数据位9 /串行数据输入。当
SER / PAR = 0,该引脚为并行端口数据9
输出总线。当SER / PAR = 1 , (串行模式) ,这是
该串行数据输入端。 SDIN可以用作一个数据输入到
菊花链中的两个或更多的转换结果转换成一个单一的
SDOUT线。 SDIN上的数字数据电平输出
SDOUT与16个SCLK周期开始后的一个延迟
读序列。
D10 / SDOUT (引脚23 ) :
数据位10 /串行数据输出继电器。当
SER / PAR = 0,该引脚为10位并行端口数据
输出总线。当SER / PAR = 1 , (串行模式),这是
串行数据输出。转换结果可计时
串行移出该引脚上同步到SCLK 。数据
同步输出MSB网络首先在SCLK的上升沿
在SCLK的下降沿有效。数据格式是
由OB / 2C的逻辑电平决定。
D11 / SCLK (引脚24 ) :
数据位11 /串行时钟输入。当
SER / PAR = 0,该引脚为并行端口的数据11
输出总线。当SER / PAR = 1 , (串行模式),这是
串行时钟输入。
D12 (引脚25 ) :
数据位12,当SER / PAR = 0该引脚为
并行端口数据输出总线的12 。
D13 (引脚26 ) :
数据位13,当SER / PAR = 0该引脚为
并行端口数据输出总线的13 。
D14 (引脚27 ) :
数据位14,当SER / PAR = 0该引脚为
并行端口数据输出总线的14 。
D15 (引脚28 ) :
数据位15,当SER / PAR = 0该引脚为
并行端口数据输出总线的15 。的数据格式
由OB / 2C的逻辑电平决定。
239316p
8