
第1章:的Cyclone III器件数据手册
I / O时序
1–27
I / O时序
您可以使用以下方法来确定I / O时序:
■
■
基于Excel的I / O时序。
在Quartus II时序分析器。
基于Excel的I / O时序为每个器件密度针计时性能
和速度等级。数据通常设计的FPGA来获得之前使用
定时概算作为链路时序分析的一部分。在Quartus II时序
分析仪提供了更准确和精确的I / O的定时的基础上的具体数据
布局布线后的设计就完成了。
f
基于Excel的I / O定时的电子表格是下载
Cyclone III器件
文学
网站。
词汇表
表1-39
列出了词汇表本章。
表1-39 。
词汇表(第1 5分)
信
A
B
C
D
E
F
G
H
f
HS CLK
GCLK
全局时钟PLL
HSIODR
TERM
—
—
—
—
—
输入引脚直接连接到全局时钟网络。
输入引脚,通过PLL全局时钟网络。
高速I / O模块:最大/最小LVDS数据传输率( HSIODR = 1 / TUI ) 。
释义
—
—
—
—
—
高速I / O块:高速接收器/发送器的输入和输出时钟频率。
I
输入波形
为SSTL
差分I / O
标准
V
IH
V
摇摆
V
REF
V
IL
2010年一月
Altera公司。
的Cyclone III器件手册,第2卷