
LTC1052/LTC7652
应用S我FOR ATIO
# 1个有盖
1V
# 1露地
# 2露地
图5.直流到1Hz的(测试电路TC3 )
包装引起的失调电压
由于LTC1052不断修复自己的偏移量,它
可能会问,为什么没有任何错误可言,即使在
瞬态的温度条件。答案很简单。
该LTC1052只能解决内部自身的归零偏移
循环。有此环路以外的许多热结
不能从合法的信号区别开来。
一些以前已讨论过,但包
热电动势的影响是错误的重要来源。
通知的热响应曲线的差
图4.这只能因为归因于包
一切是相同的。事实上,在V
OS
特定网络阳离子
由封装引起的加热漂移设置,而不是由
LTC1052 。的TO- 99金属罐表现最差的热身
漂移与凌力尔特抽样检验,以-99地段
减少这一问题。
有两件事情让100 %的筛选成本: ( 1 )极端
在LTC1052和(2)的热所需的精度
包的时间常数是0.5到3分钟,这取决于
荷兰国际集团的封装类型。第一排除使用自动的
马蒂奇处理设备和所述第二需要很长的
时间。台架试验设备是可用的,以100%的试验
暖机的漂移,如果偏移量小于
±5V
是必需的。
U
20秒
W
U U
时钟
的LTC1052具有内部时钟,设定公称
采样频率为330HZ 。 8引脚器件上,有
没有办法从外部控制的时钟。在某些应用
系统蒸发散,可能希望控制采样时钟和
这是14针的设备的功能。
CLK IN, OUT CLK和INT / EXT提供完成
这一点。没有外部连接,内部上拉举行
INT / EXT在V
+
电源和14引脚器件的自
振荡频率为330HZ 。在这种模式上有一个信号
CLK IN 660Hz的销与( 2倍采样频率)
30 %的占空比。一分频两个驱动器的CLK OUT引脚
并设置采样频率。
使用外部时钟,内部/外部连接到V
–
和
外部时钟CLK IN 。的CLK IN的逻辑门限
2.5V以下的正电源;这使得CMOS逻辑
直接与V的逻辑电源驱动它
+
和地面。 CLK
在可以从V驱动
+
到V
–
如果需要的话。的占空比
外部时钟不是特别关键,但应
保持在30 %和60% 。
之间CLK IN和CLK OUT (电容销13和
12)可导致除以2的电路出现故障。对
避免这种情况,保持这个容量低于5pF的。
1052fa
11