位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第523页 > MCF54451VM240 > MCF54451VM240 PDF资料 > MCF54451VM240 PDF资料3第46页

修订历史
9
修订历史
表34.修订历史记录
表34
总结修改这个文件。
版本号
0
1
日期
2007年9月17日首次公开发布。
更改摘要
2008年2月15日更正了MCF5445x信号信息和多路复用表VSS引脚位置为360 TEPBGA
包:改变“...... M9 , M16 , M17 ... ”到“ ... M9 , M14 , M16 ......”
更新的FLEXBus读写时序图和添加了两个音符在他们面前。
变化FB_A [23:0 ]到FB_A [31:0 ]中的FLEXBus读写时序图。
增加了功率消耗部分。
2008年5月1日在家庭配置表中,添加PCI为256引脚器件的功能。在这些设备上的
PCI_AD总线被限制为24位。
在绝对最大额定值表,改变RTCV
DD
规格从“ -0.3到+4.0 ”到“ -0.5到
+2.0”.
在直流电气规格表:
更改RTCV
DD
规格从3.0-3.6为1.35-1.65 。
将高阻抗(关闭状态)漏电流(I
OZ
从± 1 )规格为± 10μA ,并
加脚注的规格: “最坏的情况下三态泄漏电流只有一个I / O引脚为高电平。自
所有I / O共享的功率高时,漏电流被分布在其中。所有I / O的高,
此规格降低至± 2
μA
最小/最大“。
2008年12月1日改为“ 360PBGA ”的标题为“ 360 TEPBGA ”中
表6 。
改变以下规格的
表13:
操作的最小频率从 - 至60MHz
最大时钟周期从 - 到16.67纳秒
2
3
MCF5445x的ColdFire
微处理器数据手册,第3
46
飞思卡尔半导体公司