
恩智浦半导体
PCA9541
2比1的余
2
C总线主调节器具有中断逻辑和复位
8.4.3下行中断
中断,也可以通过一个下游装置产生通过断言INT_IN销
低。当INT_IN被断言低电平并且如果两个INTINMSK位由未设置为' 1'的
主, INT0和INT1两个变低。
通过设置INTINMSK位为'1'由一个主站和/或INTINMSK位为'1'的另一
主,中断(s)是(被)屏蔽和相应的蒙面通道( S)做
(这样做)不接收中断( INT0和/或INT1行不(做)不会去低)。
8.4.4功能测试中断
一个主可以发送一个中断给自己来测试自己的INT线或发送一个中断
其他高手来测试它的INT线。这是通过:
设置TESTON位为“1” ,以测试自己的INT线
设置NTESTON位为“1”来测试其他主INT线
由一个主的TESTON和/或NTESTON位设置为“0”将清除中断(S ) 。
备注:
中断输出具有漏极开路结构。中断输入没有任何
内部上拉电阻,不能离开浮动(即拉高至V
DD
通过
电阻器) ,以避免任何不希望的中断条件。
8.4.5寄存器2 :中断状态寄存器( B1: B0 = 10B )
两个主人的中断状态寄存器是相同的,并且在下面描述。
然而,也有物理上2个内部中断寄存器,一个用于每个上游
通道。
当主0读取该寄存器,内部中断寄存器0将被访问。
当主1读取该寄存器,内部中断寄存器1将被访问。
表13 。
7
NMYTEST
注册2 - 中断状态寄存器( B1: B0 = 10b)的比特分配
6
MYTEST
5
0
4
0
3
BUSLOST
2
BUSOK
1
BUSINIT
0
INTIN
表14.寄存器2 - 中断状态( ISTAT )寄存器位描述
注: *默认值
位
7
符号
NMYTEST
[2]
访问值
[1]
描述
只有
0*
1
6
5
4
3
MYTEST
[2]
-
-
BUSLOST
[4]
只有
只有
只有
只有
0*
1
0*
0*
0*
1
没有中断,由于从其他主NTESTON位产生
( NTESTON = 0从其他主)
[3]
由于从其他主中断产生TESTON位
( NTESTON = 1从其他主)
[3]
无中断由TESTON位产生( TESTON = 0 )
[3]
中断了TESTON位产生( TESTON = 1 )
[3]
未使用
未使用
切换到新的时,没有中断产生之前的主
启动
中断切换时产生以前的主人在新的一个是
开始
NXP B.V. 2009保留所有权利。
PCA9541_7
产品数据表
牧师07 - 2009年7月2日
16 41