
ADE5166/ADE5169/ADE5566/ADE5569
抗混叠滤波器
图44还示出了一个模拟低通滤波器(RC)的输入到
调制器。该过滤器是目前防止混叠,一件神器
所有的采样系统。别名是指频率成分
在输入信号到ADC是一半以上的高
ADC的采样速率,在一个频出现在采样信号
昆西低于采样率的一半。图45示出了效果。
的频率分量(黑色箭头)上面一半的采样
频率(也称为奈奎斯特频率,即409.6千赫)
成像还是折回向下跌破409.6千赫。出现这种情况
所有的ADC ,无论建筑。在图45中,只
附近的采样频率( 819.2 kHz)的频率进入
对计量感兴趣的频带( 40 Hz至2 kHz)的。这使得
采用一个非常简单的低通滤波器来衰减高频(在
约819.2 kHz)的噪声和防止变形的
乐队的利益。
混叠效应
对于常规的电流传感器,一个简单的RC滤波器(单刀
LPF)以10kHz的转角频率产生一个衰减
大约40分贝819.2千赫(参见图45)。该20分贝
每十年衰减通常是足够的,以消除影响
走样的传统电流传感器。然而,对于di / dt的
传感器,如一个Rogowski线圈,传感器具有每十年20dB的
获得。这种中和产生的每十衰减-20分贝
一个简单的低通滤波器。因此,使用di / dt传感器,当护理
应注意偏移每十年增益20分贝。一个简单的
方法是级联两个RC滤波器产生-40 dB的每
十年的衰减需要。
ADC传递函数
在ADE5166 / ADE5169 / ADE5566 / ADE5569两个ADC都
设计以产生相同的输出代码的相同的输入
信号电平。对0.5伏和一个输入的满量程信号
1.2 V内部基准电压, ADC输出码名义上是
2147483或0x20C49B 。来自ADC的最大码是
± 4,194,304 ;这相当于± 0.794 V的输入信号电平
然而,对于特定的性能,因此,建议将
0.5 V不是满量程输入信号电平被超过。
图片
频率
采样
频率
电流通道ADC
0
2
409.6
频率(kHz )
819.2
图45. ADC和信号处理的电流通道外形尺寸
图46和图47示出了ADC和信号处理
链用于当前通道。在波形采样模式下,
ADC在输出签署,二进制补码, 24位数据字
最高25.6 kSPS时( 4.096兆赫/ 160 ) 。
版本B |第48页156
07411-022