位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第836页 > AHA4011C-040PJC > AHA4011C-040PJC PDF资料 > AHA4011C-040PJC PDF资料1第21页

先进的硬件架构,公司
4.3
电力&接地引脚
引脚数
8, 10, 11, 16, 17, 29, 30, 37, 40
7, 9, 12, 15, 25, 36, 38, 39
信号名称
GND
VDD
4.4
AC电气特性
符号
fclock
为tLOW
大腿
素养
TFALL
特征
时钟频率
时钟低电平时间
时钟高电平时间
时钟上升时间
时钟下降时间
时钟速率
民
0
8
8
最大
40
单位
兆赫
纳秒
纳秒
纳秒
纳秒
测试条件
5
5
VIL至VIH
VIL至VIH
符号
TSETUP
的Thold
特征
输入建立时间
输入保持时间
输入
民
10
0
最大
单位
纳秒
纳秒
测试条件
SEE
注1
SEE
注1和2
注意事项:
1 )建立和保持在一个有效的高[ 2.4V ]测量时间的时钟输入引脚。
2) DSON的具有2纳秒的保持时间。
符号
TOUT
注意:
特征
输出延迟
输出
民
0
最大
15
单位
纳秒
测试条件
SEE
记
输出延迟的有效高度[ 2.4V ]上的时钟输入板进行测量。输出负载为交流测试是
在4.2节输出规格说明。
PS4011C-0200
第17页24