
FLEX 10K嵌入式可编程逻辑器件系列数据手册
对于改进的路由,在该行配线是由一个组合的
的全长和半长通道。全长通道连接
在一行中所有的LAB ;半身通道连接到在一半的LAB
该行。将EAB可以通过半长的通道的左驱动
半由全长通道的行和。将EAB驱逐到
全长的通道。除了提供一个可预测的,行宽
互连,这种架构提供了增强的布线资源。两
相邻的LAB可以使用半行信道进行连接,从而
保存该信道的另一半行的另一半。
表7
总结了现有的FastTrack网络互连资源
每个FLEX 10K器件。
表7. FLEX 10K的FastTrack互连资源
设备
EPF10K10
EPF10K10A
EPF10K20
EPF10K30
EPF10K30A
EPF10K40
EPF10K50
EPF10K50V
EPF10K70
EPF10K100
EPF10K100A
EPF10K130V
EPF10K250A
排
3
6
6
8
10
9
12
16
20
每通道
ROW
144
144
216
216
216
312
312
312
456
柱
24
24
36
36
36
52
52
52
76
每通道
COLUMN
24
24
24
24
24
24
24
32
40
除了通用I / O引脚, FLEX 10K器件具有6
专用输入引脚,提供低抖动信号分布在整个
装置。这六个输入可用于全局时钟,清晰,预置和
外设输出使能和时钟使能控制信号。这些信号
可作为设备中所有LAB和IOEs控制信号。
专用输入端也可以被用作通用的数据输入
因为他们可以养活设备中的每个LAB的局部互连。
但是,使用专用输入作为数据输入可以引入
附加延迟到控制信号的网络。
Altera公司。
27