
TMS320C6745 / 6747浮点数字信号处理器
www.ti.com
SPRS377B - 2008年9月 - 修订2008年12月
表3-8 。外部存储器接口B( EMIFB )终端功能(续)
信号名称
EMB_A[4]/GP7[6]
EMB_A[3]/GP7[5]
EMB_A[2]/GP7[4]
EMB_A[1]/GP7[3]
EMB_A[0]/GP7[2]
EMB_BA[1]/GP7[0]
EMB_BA[0]/GP7[1]
EMB_CLK
EMB_SDCKE
EMB_WE
EMB_RAS
EMB_CAS
EMB_CS[0]
EMB_WE_DQM[3]
EMB_WE_DQM[2]
EMB_WE_DQM[1]/GP5[14]
EMB_WE_DQM[0]/GP5[15]
针无
PTP
98
100
101
102
103
106
107
86
88
59
110
57
108
-
-
85
60
ZKB
D11
A10
B10
C10
D10
B9
C9
C14
C13
K15
A8
L13
D9
A12
B13
C15
K14
TYPE
(1)
O
O
O
O
O
O
O
O
I / O
O
O
O
O
O
O
O
O
拉
(2)
IPD
IPD
IPD
IPD
IPD
各国议会联盟
各国议会联盟
各国议会联盟
各国议会联盟
各国议会联盟
各国议会联盟
各国议会联盟
各国议会联盟
各国议会联盟
各国议会联盟
各国议会联盟
各国议会联盟
GPIO
EMIFB写使能/数据
掩码EMB_D 。
EMIFB SDRAM带
地址。
EMIF SDRAM时钟。
EMIFB SDRAM的时钟使能。
EMIFB写使能
EMIFB SDRAM行地址
频闪。
EMIFB列地址
频闪。
EMIFB SDRAM片选0 。
GPIO
EMIFB SDRAM的行/列
地址。
多路复用
描述
3.6.6
串行外设接口模块( SPI0 , SPI1 )
表3-9 。串行外设接口( SPI )端子功能
信号名称
针无
PTP
ZKB
SPI0
TYPE
(1)
拉
(2)
多路复用
描述
SPI0_SCS[0]/UART0_RTS/EQEP0B/GP5[4]/BOOT[4]
SPI0_ENA/UART0_CTS/EQEP0A/GP5[3]/BOOT[3]
SPI0_CLK/EQEP1I/GP5[2]/BOOT[2]
SPI0_SIMO[0]/EQEP0S/GP5[1]/BOOT[1]
9
12
11
18
N4
R5
T5
P6
I / O
I / O
I / O
I / O
各国议会联盟
各国议会联盟
IPD
IPD
UART0 , EQEP0B ,
GPIO , BOOT
UART0 , EQEP0A ,
GPIO , BOOT
SPI0片选。
SPI0启用。
eQEP1 , GPIO , BOOT SPI0时钟。
SPI0数据
从功能于主 -
出。
SPI0数据
从出,主 -
IN 。
SPI1片选。
SPI1启用。
eQEP0 , GPIO , BOOT
SPI0_SOMI[0]/EQEP0I/GP5[0]/BOOT[0]
17
R6
SPI1
SPI1_SCS[0]/UART2_TXD/GP5[13]
SPI1_ENA/UART2_RXD/GP5[12]
SPI1_CLK/EQEP1S/GP5[7]/BOOT[7]
8
7
16
P4
R4
T6
I / O
I / O
I / O
各国议会联盟
各国议会联盟
IPD
UART2 , GPIO
I / O
IPD
eQEP1 , GPIO , BOOT SPI1时钟。
(1)
(2)
I =输入, O =输出, I / O =双向,Z =高阻抗, PWR =电源电压, GND =接地,A =模拟信号。
注意:
所示的销型指的引脚功能的输入,输出或高阻抗状态时,配置为在所述信号名称
以粗体突出显示。所有复用信号可能进入高阻抗状态,当配置的功能仅为输入或配置的
功能支持高Z操作。所有GPIO信号可以被用作输入或输出。对于复用引脚功能的地方有不同的
类型(即,输入与输出) ,本表反映的是特定的外设引脚功能方向发展。
IPD =内部下拉电阻, IPU =内部上拉电阻
设备概述
25
提交文档反馈
超前信息