
LC72713W
数据更新时间为读寄存器
在两个读寄存器中的数据(状态寄存器地址01H和02H地址块数寄存器)
更新的1毫秒的时间间隔之前,中断控制信号(INT)和一个点的输出1毫秒之间
立即INT输出之前。
在正常处理中,当一个中断发生时,应用程序将首先确定该数据分组的性质将
是由当前的中断信号输出的读出状态寄存器,并确定是否有必要读出
数据。例如,如果纠错失败,则不需要该错误的数据,应用程序应简单地等待
下一个中断。
如果CCB接口时,该应用程序读出从建行地址#FB的数据,并从确定的状态
附加的16位数据。它然后可以读出下面的数据或设置CE信号低取消读数。
应用程序也可以读出的数据以异步方式相对于所述中断信号。在这种情况下,该应用程序
通过读出状态寄存器和检查位6会检查当前的接收状态(在块中接收到的数据
同步状态)和第5位(在帧同步状态接收到的数据)。在这种情况下,使用的数据,其中位7 (V H)
0提供了卓越的实时特性。
CPU接口时序<Parallel Mode>
寄存器读时序
t
WRDL1
, t
WRDL2
t
CYRD
A0到A3
CS
t
SARD
t
HARD
RD
t
DRDY
RDY
t
WRDY
t
RDH
DATN
有效
产量
*
t
HARD
规定为A0到A3和CS中的最早定时。
第6870-11 / 29