
STW81101
I
2
C总线接口
5
I
2
C总线接口
在我
2
C总线接口被选中的引脚# 21 ( DBUS_SEL )为0 V.硬件连接
从微处理器到STW81101数据传输发生通过2线
( SDA和SCL )I
2
C- BUS接口。该STW81101始终是一个从设备。
在我
2
C总线协议定义了将数据发送到总线的发送器的任何设备和
该读出的数据作为接收器的任何装置。该控制数据传送的设备是
被称为法师和他人的奴隶。主人总是会主动转移
并提供串行时钟进行同步。
5.1
5.1.1
一般特点
上电复位
在接通电源的装置,能够自行配置为固定配置,与所有
可编程位设置为出厂默认设置。
5.1.2
数据有效性
SDA线上的数据变化时,必须在SCL为低电平时才会发生。 SDA的过渡,而
时钟为高电平用于标识启动或停止条件。
图16.数据的有效性
SDA
SCL
数据线
稳定数据
有效
变化
数据
允许
5.1.3
启动条件
起始条件是由高识别到数据总线的SDA ,而中低过渡
时钟信号SCL为稳定的高电平状态。启动条件必须先于任何命令
进行数据传输。
5.1.4
停止条件
从低到数据总线的高转换SDA标识停止在时钟信号SCL为
稳定的高电平状态。停止条件终止之间的通信
STW81101和总线主控器。
21/42