
框图和引脚配置
表1中。
针无
15
16
17
18
19
20
21
22
23
24
25
26
27
28
TEST2
REF_CLK
VDD_PLL
EXTVCO_INN
EXTVCO_INP
VDD_BUFVCO
DBUS_SEL
VDD_DBUS
EXT_PD
SDA / DATA
SCL / CLK
ADD0/LOAD
ADD1
ADD2
STW81101
引脚说明(续)
名字
测试输入2
参考时钟输入
PLL数字供电
外部VCO负输入端
外部VCO积极投入
VCO缓冲电源
数字总线接口选择
SPI和I
2
C总线供电
掉电硬件
I2C总线/ SPI数据线
I2C总线/ SPI时钟线
I2C总线地址选择引脚/ SPI负载
LINE
I2C总线地址选择引脚
I2C总线地址选择引脚
CMOS输入
CMOS双向施密特
引发
CMOS输入
CMOS输入
CMOS输入
CMOS输入
CMOS输入
测试的目的只;必须
连接到GND
测试的目的只;必须
连接到GND
描述
意见
测试的目的只;必须
连接到GND
8/42