位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1154页 > AT91CAP9S500A > AT91CAP9S500A PDF资料 > AT91CAP9S500A PDF资料1第1页

特点
集成了ARM926EJ -S
ARM
拇指
处理器
- DSP指令扩展, ARM的Jazelle
技术的Java
促进
- 16 KB的数据Cache , 16 KB的指令Cache ,写缓冲区
- 220 MIPS在200兆赫
- 内存管理单元
- 嵌入式ICE
在线仿真,调试通信通道支持
附加的嵌入式存储器
- 一个32字节的内部ROM ,单周期访问时的最大速度矩阵
- 一个32字节的片内SRAM ,最大速度矩阵单周期访问
外部总线接口( EBI )
- EBI支持移动DDR , SDRAM ,低功耗SDRAM ,静态存储器,
同步的CellularRAM , ECC功能的NAND闪存和CompactFlash
金属可编程( MP )模块
- 500000盖茨/ 25万门金属可编程逻辑(至5金属层)
对于AT91CAP9S500A / AT91CAP9S250A分别
- 十512× 36位双端口RAM
- 八512× 72位的单端口RAM
- 高连接最多三个AHB大师赛和四个AHB从
- 多达7个AIC中断输入
- 最多四个DMA硬件握手接口
- 延时线的双数据速率接口
- UTMI +全连接
- 高达77专用的I / O
LCD控制器
- 支持被动或主动显示
- 高达24位每像素的TFT模式,多达16位每像素的STN彩色模式
- 高达1600万色TFT中的模式,分辨率高达2048×2048来,更广泛的支持
屏幕缓冲区
图像传感器接口
- ITU -R BT 。 601/656的外部接口,可编程帧捕获速率
- 为支持高灵敏传感器的12位数据接口
- SAV和EAV同步,用洁牙机,的YCbCr格式预览路径
USB 2.0全速(每秒12兆位) OHCI主机双端口
双片上收发器
- 集成的FIFO和专用DMA通道
USB 2.0高速( 480兆比特每秒)设备端口
- 片上收发器, 4 KB的可配置集成双口RAM
- 集成的FIFO和专用DMA通道
- 集成的UTMI +物理接口
以太网MAC 10/100碱基T
- 媒体独立接口(MII )或简化媒体独立接口(RMII )
- 28字节的FIFO和专用DMA通道的接收和发送
多层总线矩阵
- 十二32位层矩阵,允许片上总线38.4 Gbps的一个最大
带宽最高100 MHz的系统时钟速度
- 引导模式选择选项,重映射命令
全功能的系统控制器,包括
- 复位控制器,关机控制器
定制
微控制器
处理器
AT91CAP9S500A
AT91CAP9S250A
摘要
初步
6264AS–CAP–21-May-07