位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第747页 > TAS3218IPZPR > TAS3218IPZPR PDF资料 > TAS3218IPZPR PDF资料1第8页

TAS3218
SLES235 - 2008年7月
.......................................................................................................................................................................................................
www.ti.com
SDA
SCL
DIV 2 ^ N
数字信号处理器
(DSP)的
N[2:0]
DSP_CLK
(135MHz)
DPLL
(11x)
2816Fs
通过DIV
4
8051uC &控制
MICRO_CLK
(33MHz)
通过DIV
(M+1)
I2C采样时钟
(N = 0)
I2C模块
DIV 10
M[2:0]
I2C主机SCL
时钟
(M = 8)
SPDIF _CONTROL_REG_IN [ ]
CMS
通过DIV
2
OSC
通过DIV
4
通过DIV
8
通过DIV
512
256Fs
128Fs
1
64Fs
CMS (时钟主/从机选择)
Fs
MCLKIN
256Fs
01
0
1
CMS
SCLKIN
64Fs
0
1
从DSP通道1数据[ 23 : 0 ]
从DSP通道2的数据[ 23 : 0 ]
CMS
LRCLKIN
Fs
0
1
来自DSP通道3的数据[23:0 ]
从DSP第4章数据[ 23 : 0 ]
SAPOUT_MUTE [1 :0]的
OW [ 1 : 0 ] ( SAP输出字长)
OM [ 1 : 0 ] ( SAP输出模式)
IM [1:0 ]
ON (输出规范化
启用)
SDOUT 1
SAP出来
(发送器)
sdout2
SCLKOUT
MCLKOUT
00
1*
0
MCLKIN
来自DSP的SPDIF _L并行数据[ 23:0]
来自DSP的SPDIF _R并行数据[ 23:0]
通过DIV
2
0
spdif_clk
SPDIF
发射机
spdif_tx_out
512Fs
(音频输出选择 - 控制位[1: 0]
从SPDIF控制寄存器:为0x16 )
OUTMUX [1 :0]的
SPDIF_MUTE
(静音控制寄存器: 0×09 )
0
1
SPDIF _IN
SPDIF_OUT /
SDOUT2
LRCLKOUT
(娱乐/
归一化)
LRCLKOUT
数据DSP通道1 [ 23 : 0 ]
SDIN 1
SDIN 2
SDIN 3
IM [1:0 ]
( SAP输入模式)
IW [1 :0]的
( SAP输入字长)
SAP IN
(接收器)
数据DSP 2章[ 23 : 0 ]
数据DSP第3章[ 23 : 0 ]
数据DSP第4章[ 23 : 0 ]
数据DSP第5章[ 23 : 0 ]
数据DSP 6章[ 23 : 0 ]
图3.时钟系统
数字音频接口
该TAS3218具有接受离散I三个数字输入
2
S,分立左对齐,和离散右对齐
PCM数据。
该TAS3218有两个数字输出,提供离散I
2
S,分立左对齐,和离散右对齐
PCM data.The第二数字输出也可以被配置成提供的S / PDIF的编码PCM数据。
该TAS3218具有SPDIF输入,其能够通过该装置的路由的S / PDIF输入编码信号的。这
输入不处理的数字音频处理器(DAP ),用于该设备的时钟系统中示出
图4中。
8
提交文档反馈
产品文件夹链接( S) :
TAS3218
2008 ,德州仪器