
XRT86VL3X
修订版1.2.2
T1 / E1 / J1成帧器/ LIU康贝 - 建筑描述
1.13
高速多路复用接口
除了非多路复用模式时,成帧器可以以高速通过背板接口
复用的应用程序,或者通过一个位多路复用或字节的复用功能(在HMVIP或H.100 )的方式。在这种模式下,
该芯片被分成两个多路复用块,四个通道每块。为T1时,高速多路
模式为12.352Mbps (位多路复用, TxSYNC是“高”在F位) , 16.384Mbps (位多路复用, TxSYNC是
“高”在F位) , 16.384Mbps ( HMVIP :字节多路复用, TxSYNC是“高”在过去的2位的
前一帧和第2位的当前帧的) ,或16.384Mbps ( H.100 :字节的复用功能, TxSYNC是“高”
在上一帧的最后一个比特,并在当前帧中的第一位) 。对于E1模式下,只有模式
不支持是12.352Mbps 。唯一的其他不同的是,在F-位(用于T1模式)成为第一
E1帧的位。
图20
是发送比特的复用功能的应用程序的简化框图。
图21
是
的简化框图收到位应用程序的复用功能。虽然数据只施加到信道4或
信道0,则TxSERCLK是必要的所有信道,以使发射线路速率总是等于T1 /
E1带菌率。
F
IGURE
20. T
RANSMIT
H
室内运动场
-S
撒尿
B
IT
M
ULTIPLEXED
B
LOCK
D
IAGRAM
TxSYNC4
TxMSYNC4
(16.384MHz)
5b2 5b1 5b0
TxSER4 7B2 7B2 6B2 6B2 5B2 5B2 4B2 4B2 7B1 7B1 6B1 6B1 5B1 5B1 4B1 4B1 7B0 7B0 6b0 6b0 5b0 5b0 4b0 4b0
TxSERCLK4
(2.048MHz)
7b2 7b1 7b0
TxSERCLK5
(2.048MHz)
TxSERCLK6
(2.048MHz)
TxSERCLK7
(2.048MHz)
TTIP/TRing7
多路分解器
6b2 6b1 6b0
TTIP/TRing6
TTIP/TRing5
比特间插复用模式
4b2 4b1 4b0
TTIP/TRing4
F
IGURE
21. R
ECEIVE
H
室内运动场
-S
撒尿
B
IT
M
ULTIPLEXED
B
LOCK
D
IAGRAM
RxSYNC4
RxSERCLK4
(16.384MHz)
5b0 5b1 5b2
RxSER4 4b0 5b0 0 0 6b0 0 0 7B0 4B1 5B1 0 0 6B1 0 0 7B1 4B2 5B2 0 0 0 6B2 7B2 0
RZ数据
RxLineClk4
(2.048MHz)
7b0 7b1 7b2
RxLineClk5
(2.048MHz)
RxLineClk6
(2.048MHz)
RxLineClk7
(2.048MHz)
RTIP/RRing7
MUX
6b0 6b1 6b2
RTIP/RRing6
RTIP/RRing5
比特间插复用模式
4b0 4b1 4b2
RTIP/RRing4
16