
XRT86VL3X
T1 / E1 / J1成帧器/ LIU康贝 - 建筑描述
T
ABLE
24 : AC é
LECTRICAL
C
极特
VDD
IO
= 3.3V + 5 % , VDD
CORE
= 1.8V + 5 % ,T
A
=25°C,
除非另有说明
P
ARAMETER
S
YMBOL
M
IN
.
T
YP
.
M
AX
.
U
尼特
修订版1.2.2
MCLKIN时钟占空比
MCLKIN时钟容限
40
-
-
±50
60
-
%
PPM
微处理器接口I / O时序
I
NTEL
I
覆盖整个院落
T
即时通信
- A
同步
使用英特尔微处理器接口的信号是:地址锁存使能( ALE ) ,读使能( RD ) ,
写使能( WR ) ,片选( CS ) ,地址位和数据位。微处理器接口采用最低
外部胶合逻辑和与8051或80188系列微处理器的定时兼容。在ALE
信号可绑“高” ,如果该信号为不可用,并在相应的定时接口示于
图121
和
表26 。
F
IGURE
120. I
NTEL
我μP
覆盖整个院落
T
即时通信
D
URING
P
ROGRAMMED
I / O
EAD和
W
RITE
O
PERATIONS
W
HEN
ALE
I
S
N
OT
T
IED
“高”
t
5
读操作
t
0
有效的地址
t
5
写操作
ALE
t
0
ADDR
[14:0]
有效的地址
CS
DATA [7 :0]的
t
1
RD
有效数据回读
可写进去的刘数据
t
3
WR
t
2
t
4
RDY
T
ABLE
25: I
NTEL
M
ICROPROCESSOR
I
覆盖整个院落
T
即时通信
S
PECIFICATIONS
S
YMBOL
P
ARAMETER
M
IN
M
AX
U
尼特
t
0
t
1
t
2
NA
t
3
t
4
有效的地址为CS下降沿和ALE崛起
EDGE
ALE下降沿到RD断言
RD断言到RDY断言
RD脉冲宽度(T
2
)
ALE下降沿到WR断言
WR断言到RDY断言
0
5
-
320
5
-
-
-
320
-
-
320
ns
ns
ns
ns
ns
ns
137