
高精度时钟发生器
集成VCXO
表3.我
2
C类地址被设置AD0和AD1
AD0
低
低
低
开放
开放
开放
高
高
高
AD1
低
开放
高
低
开放
高
低
开放
高
地址
1101000
1101001
1101010
1101011
1101100
1101101
1101110
1101111
转换为SPI
MAX9450/MAX9451/MAX9452
表6.分频比设定对于M分频器
CR1
0000-0000
0000-0000
—
1111-1111
1111-1111
1111-1111
CR2 [7: 1] *
0000-000
0000-001
—
0011-110
0011-111
1111-111
DIVIDING值m
1
2
—
8191
8192
32,768
*CR2[0],
最后的LSB的顺序,被保留。
表7.分频比设定为N0和
N1分
CR3*
000XXXXX
001XXXXX
010XXXXX
011XXXXX
100XXXXX
101XXXXX
110XXXXX
111XXXXX
分
VALUE为N0
1
2
3
4
5
6
8
16
CR4*
000XXXXX
001XXXXX
010XXXXX
011XXXXX
100XXXXX
101XXXXX
110XXXXX
111XXXXX
分
值N1的
1
2
3
4
5
6
8
16
表4.我
2
C和SPI寄存器地址*
注册名称
CR0
CR1
CR2
CR3
CR4
CR5
CR6
CR7
CR8
注册地址
00000000
00000001
00000010
00000011
00000100
00000101
00000110
00000111
00001000
功能
P分频器
M分频器字节1
M分频器字节2
N1分
N2分频器
控制
控制
状态
版权所有
*本
最后5个LSB的CR3 [4 :0]和CR4 [4:0 ]被保留。
*当
SPI端口被激活时,在左侧的第一个地址位
被省略,而其余7位被使用。 LSB的是
右边第一位。
表5.分频比设定为P分频器
CR0
0000-0000
0000-0001
—
1111-1110
1111-1111
分频比FOR P
1
2
—
255
256
______________________________________________________________________________________
13