
MC10E016 , MC100E016
PE CE
25
26
27
28
1
P
7
23
P
6
22
P
5
V
CCO
TC
21
20
1
9 18
17
16
15
14
13
12
Q
7
Q
6
V
CC
Q
5
V
CCO
Q
4
Q
3
表1.引脚说明
针
P0
P
7
Q
0
Q
7
CE
PE
MR
CLK
TC
TCLD
NC
V
CC
, V
CCO
V
EE
功能
ECL并行数据(预置)输入
ECL输出数据
ECL计数使能控制输入
ECL并行加载使能控制输入
ECL主复位
ECL时钟
ECL终端数输出
ECL TC-负荷控制输入
无连接
正电源
负电源
MR
CLK
TCLD
V
EE
NC
P
0
P
1
24
2
3
4
5
P
2
6
P
3
7
8
9
10
11
P
4
V
CCO
Q
0
Q
1
Q
2
所有V
CC
和V
CCO
销在所述芯片上连接在一起。
警告:所有V
CC
, V
CCO
和V
EE
引脚必须在外部
连接到电源,以保证正常运行。
图1. 28引脚引脚分配
( TOP VIEW )
Q
0
PE
TCLD
Q
1
Q
7
Q0M
CE
位0
PO
P
1
主
SLAVE
Q
0
CE
第1位
Q0M
CE
Q
Q
1 0
Q
2
Q
3
Q
4
Q
5
Q
6
P7
第7位
MR
CLK
BITS 2-6
5
注意,此图提供了用于理解
逻辑运算而已。它不应该被用于传播
延迟尽可能多门功能在内部实现
而不会产生一个完整的门延迟。
TC
图2. 8位二进制计数器逻辑计数器
表2.功能表
功能
负载并联(P
n
以Q
n
)
连续计数
计数;在TC负载并联=低
HOLD
主机作出回应,保持奴隶
复位(Q
n
: =低, TC : = HIGH )
Z =时钟脉冲(从低到高) ;
ZZ =时钟脉冲(从高到低)
CE
X
L
L
H
X
X
PE
L
H
H
H
X
X
TCLD
X
L
H
X
X
X
MR
L
L
L
L
L
H
CLK
Z
Z
Z
Z
ZZ
X
http://onsemi.com
2