位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第784页 > ATMEGA644V-10AU > ATMEGA644V-10AU PDF资料 > ATMEGA644V-10AU PDF资料2第4页

AVR内核具有丰富的指令集和32个通用工作寄存器。所有
32个寄存器是直接连接到所述算术逻辑单元(ALU) ,允许两个独立的
寄存器中在一个时钟周期中执行一个指令来访问。由此产生的
架构提高了代码效率,同时实现最高至10倍,比CON-快
常规CISC微控制器。
在ATmega644提供了以下功能:对系统内可编程闪存64K字节
与同时读 - 写功能, 2K字节的EEPROM , 4K字节SRAM , 32个通用I / O
线, 32个通用工作寄存器,实时计数器( RTC ) ,三种灵活
定时器/计数器具有比较模式和PWM , 2个USART ,一个面向字节的两线串行接口
脸,一个8通道, 10位ADC ,可编程增益可选的差分输入级,
可编程看门狗定时器具有片内振荡器,一个SPI串行端口, IEEE标准。 1149.1
标准的JTAG测试接口,也可用于访问片上调试系统和编程
明和六个软件选择的省电模式。在空闲模式下,CPU停止工作
允许SRAM ,定时器/计数器, SPI端口以及中断系统继续工作。该
掉电模式保存登记内容,但冻结振荡器,禁用所有其他芯片
功能,直到下一个中断或硬件复位。在省电模式下,异步
定时器继续运行,允许用户保持一个时间基准,而该装置的其余部分是
睡觉。 ADC噪声抑制模式时CPU停止工作,所有的I / O模块,除了asynchro-
理性定时器和ADC ,以降低ADC转换时的开关噪声。在待机模式下,
晶体/谐振振荡器运行时,该设备的其他部分处于休眠状态。这使得
非常快的启动相结合,功耗低。在扩展Standby模式下,无论是
主振荡器和异步定时器继续运行。
该器件采用Atmel的高密度非易失性存储器技术制造。在导通
片内ISP Flash允许程序存储器通过一个SPI串行进行在系统编程
接口,通过一个常规的非易失性存储器编程,或者通过一个片上的引导程序
在AVR内核上运行。引导程序可以使用任意接口将应用程序下载
程序中的应用程序的Flash存储器中。在引导Flash软件将继续运行
而应用Flash区更新,提供真正的同时读 - 写操作。通过
一个单芯片上结合了8位RISC CPU与系统内可编程闪存,
Atmel的ATmega644是一个功能强大的单片机,它提供了高度灵活和成本effec-
略去解决许多嵌入式控制应用。
在ATmega644 AVR具有一整套的编程与系统开发工具
其中包括: C语言编译器,宏汇编,程序调试器/软件仿真器,
和评估板。
2.2
2.2.1
引脚说明
VCC
数字供电电压。
2.2.2
GND
地面上。
2.2.3
端口A ( PA7 : PA0 )
端口A作为模拟输入到模拟数字转换器。
端口A也可以作为8位双向I / O和内部上拉电阻的端口(用于选择
每个比特) 。端口A输出缓冲器具有既吸收大电流对称的驱动特性
4
ATmega644
2593LS–AVR–02/07