位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第579页 > AT24C02B-10PU-1.8 > AT24C02B-10PU-1.8 PDF资料 > AT24C02B-10PU-1.8 PDF资料1第6页

设备操作
时钟及数据传输:
该
SDA
引脚通常拉高
an
克斯特
最终设备。上的数据
SDA
针可能会改变只在
SCL
低的时间段(见
图4第7页) 。在数据变化
SCL
高时将指示
a
启动或停止
条件
as
定义
下文。
启动条件:
高到低过渡
SDA
同
SCL
高是
a
启动条件
它必须先于
任何
其它命令(参见图5页
8).
停止条件:
低到高转变
SDA
同
SCL
高是
a
停止条件。
后
a
读序列,停止命令会使EEPROM中
a
待机功耗
模式(见图5页的
8).
应答:
所有
地址和
数据字
是
串行地发送到
和
从
在EEPROM
8-bit
话。该EEPROM发送
a
零
应答
它具有
收到每一个字。这发生在第九个时钟周期。
待机模式:
该AT24C02B特点
a
低功耗待机模式,该模式是
启用: ( a)上电
和
(b)
后
收到的
停止位,
竣工
of
任何
内部操作。
存储器复位:
后
an
中断协议,断电或系统复位,
任何
2-
器件可
be
RESET
by
以下这些步骤:
1.时钟高达9次。
2.查找
SDA
高在每一个周期而
SCL
为高。
3.
创建
a
启动条件。
6
AT24C02B
5126B–SEEPR–10/05