
SN54LVTT240 , SN74LVTT240
3.3 -V ABT八路缓冲器/驱动器
具有三态输出
SCES005 - 1995年2月
先进设备,最先进的先进的BiCMOS
3.3 -V技术( ABT )的设计
操作和低静态功耗
耗散
支持混合模式信号操作
( 5 -V输入和输出电压随着
3.3-V V
CC
)
支持非稳压电池操作
下降到2.7 V
典型的V
OLP
(输出地弹跳)
< 0.8 V电压V
CC
= 3.3 V ,T
A
= 25°C
闭锁性能超过500 mA。
根据JEDEC标准JESD -17
支持实时插入
封装选择包括塑料
小外形( DW ) ,收缩型小外形
( DB ) ,超薄紧缩小外形( PW )
封装,陶瓷芯片载体( FK )
陶瓷平板(W )封装,以及陶瓷
(J )下降
SN54LVTT240 。 。 。 J或W包装
SN74LVTT240 。 。 。 DB , DW ,或PW包装
( TOP VIEW )
1OE
1A1
2Y4
1A2
2Y3
1A3
2Y2
1A4
2Y1
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
2OE
1Y1
2A4
1Y2
2A3
1Y3
2A2
1Y4
2A1
SN54LVTT240 。 。 。 FK包装
( TOP VIEW )
描述
这些八路缓冲器和线路驱动器设计
专门为低压(3.3 - V)
CC
操作时,
但与有能力提供一个TTL接口以
5 -V的系统环境。
在“ LVTT240被组织为两个4位缓冲/线路
有独立的驱动器输出使能( OE )输入。
当OE为低电平时,设备通过从数据
A输入到Y输出。当OE为高电平时,
输出处于高阻抗状态。
1A2
2Y3
1A3
2Y2
1A4
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10 11 12 13
2Y4
1A1
1OE
V
CC
2OE
1Y1
2A4
1Y2
2A3
1Y3
为了确保上电或断电高阻抗状态, OE应当连接到V
CC
通过上拉
电阻器;该电阻的最小值由驾驶员的电流吸收能力来确定。
该SN74LVTT240可在TI的紧缩小外形封装( DB) ,它提供了相同的I / O引脚数
并在不到一半的印刷电路板面积的标准小外形封装功能。
该SN54LVTT240的特点是操作上的整个军用温度范围 - 55 ° C至125°C 。
该SN74LVTT240的特点是操作从 - 40 ° C至85°C 。
功能表
(每个缓冲器)
输入
OE
L
L
H
A
H
L
X
产量
Y
L
H
Z
除非另有说明这个文件包含了生产
数据信息为出版日期。产品符合
每德州仪器标准保修条款的规范。
生产加工并不包括所有的测试
参数。
邮政信箱655303
达拉斯,德克萨斯州75265
2Y1
GND
2A1
1Y4
2A2
版权
1995年,德州仪器
1