
典型应用电路和框图
L6740L
网络连接gure 3 。
典型的2 + 1应用电路
L
IN
C
DEC
C
BULK_IN
2
1
VCC PVCC *
BOOT
C
HF
V
IN
41 PWRGOOD
37 PWROK
38 EN
35 VID0
36 VID1
40 VID2 / SVD
39 VID3 / SVC
25 VID4
R
OVP
26 VID5
10 OVP / V_FIX
R
OSC
27 OSC / FLT
8
R
LTBG
OS
L6741/3
ST L6740L
混合PVID / SVID控制器( ** )
GND
VCC
PWM1
PWM2
PWM3
PWM4
NB_PWM
OC_PHASE
48
47
46
45
44
21
R
OC_TH
PWM
UGATE
HS1
L1
EN *
相
R
PVI / SVID总线
GND
LGATE
LS1
OC_AVG /李
13
CS1+
CS1- 14
CS2+
15
28 R
OC_AVG
C
R
G
C
DEC
R
G
VCC PVCC *
BOOT
R
G
C
HF
CS2- 16
CS3+
17
29 NB_OS
11 LTB_GAIN
12 PSI_L
3
C
F
COMP
CS3- 18
CS4+
19
L6741/3
PWM
R
G
UGATE
HS2
L2
CS4- 20
NB_ISEN
23
EN *
相
R
R
艾辛河
FBG
VSEN
NB_VSEN
7
6
31
GND
LGATE
LS2
R
F
5
4
9
R
FB
C
LTB
垂
C
NB_FBG 30
NB_COMP
NB_DROOP
32
FB
LTB
R
LTB
34
C
F_NB
R
F_NB
NB_FB
ENDRV 43
NB_ENDRV 42
33
R
FB_NB
C
DEC_NB
C
BULK_NB
VCC PVCC *
BOOT
C
HF_NB
HS
NB
L
NB
UGATE
L6741/3
PWM
相
EN *
LS
NB
LGATE
GND
PVI / SVID AM2 CPU
CORE
C
OUT_NB
C
MLCC_NB
NB
C
MLCC
C
OUT
SVID / PVID接口
( * ) PVCC仅适用于L6741 ; EN仅适用于L6743 。请参阅相关的DS了解更多详情
( ** )引脚未列出的被视为未连接
ST L6740L (2 + 1)的参考电路图
6/44