位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第918页 > P4C163-25JCLF > P4C163-25JCLF PDF资料 > P4C163-25JCLF PDF资料1第7页

P4C163/163L
时序波形写周期NO 。 2 ( CE控制)
(11)
CE
AC测试条件
输入脉冲电平
输入上升和下降时间
输入时序参考电平
输出时序参考电平
输出负载
GND到3.0V
3ns
1.5V
1.5V
参见图1和2
真值表
模式
待机
待机
D
OUT
残
读
写
CE
1
H
X
L
L
L
CE
2
X
L
H
H
H
OE
X
X
H
L
X
WE
X
X
H
H
L
I / O
高Z
高Z
高Z
D
OUT
D
IN
动力
待机
待机
活跃
活跃
活跃
1527 10
图1.输出负载
*包括范围和测试夹具。
注意:
因为P4C163 / L的超高速的,必须小心
测试时,该设备;不适当的设置可能会导致正常
功能部分被拒绝的错误。长高的电感导致的
必须避免通过使在V事业供给弹跳
CC
和地面
飞机直接到接触手指。一个0.01μF高频
图2.戴维南等效
V之间也需要电容
CC
和地面。为了避免信号
反射,适当的终止必须使用;例如,一个50Ω的测试
环境应终止为50Ω负载与1.73V (戴维南
电压),在比较器的输入,以及一个116Ω电阻器必须在使用
系列的D
OUT
匹配166Ω (戴维南电阻) 。
文档#
SRAM120
REV C
第12页第7