
恩智浦半导体
PCA9535 ; PCA9535C
16位I
2
C总线和SMBus ,中断与低功率I / O端口
[2]
[3]
每个I / O必须从外部限制为最多25毫安,每个八进制( IO0_0到IO0_7和IO1_0到IO1_7 )必须限制在一个
100mA的一个设备总为200mA的最大电流。
源来自所有I / O的总电流必须限制到160毫安。 PCA9535C不产生电流并且不具有在V
OH
特定连接的阳离子。
11.动态特性
表15 。
符号
动态特性
参数
条件
标准模式
I
2
C总线
民
f
SCL
t
BUF
t
HD ; STA
t
SU ; STA
t
SU ; STO
t
VD ; ACK
t
HD ; DAT
t
VD ; DAT
t
SU ; DAT
t
低
t
高
t
f
t
r
t
SP
SCL时钟频率
停止之间的总线空闲时间
启动条件
保持时间(重复)启动条件
建立时间重复START
条件
建立时间为停止条件
数据有效确认时间
数据保持时间
数据有效时间
数据建立时间
SCL时钟的低电平周期
高周期的SCL时钟
秋季SDA和SCL信号的时间
上升SDA和SCL信号的时间
尖峰必须是脉冲宽度
由输入滤波器抑制的
数据输出有效时间
数据输入建立时间
数据输入保持时间
有效时间在引脚INT
引脚INT复位时间
[4]
[2]
[1]
快速模式I
2
C总线
民
0
1.3
0.6
0.6
0.6
0.1
0
50
100
1.3
0.6
20 + 0.1C
b[3]
20 + 0.1C
b[3]
-
最大
400
-
-
-
-
0.9
-
-
-
-
-
300
300
50
单位
最大
100
-
-
-
-
3.45
-
-
-
-
-
300
1000
50
0
4.7
4.0
4.7
4.0
0.3
0
300
250
4.7
4.0
-
-
-
千赫
s
s
s
s
s
ns
ns
ns
s
s
ns
ns
ns
端口时序
t
V( Q)
t
SU( D)
t
H( D)
t
V( INT_N )
t
RST ( INT_N )
[1]
[2]
[3]
[4]
-
150
1
-
-
200
-
-
4
4
-
150
1
-
-
200
-
-
4
4
ns
ns
s
s
s
中断时序
t
VD ; ACK
=时间从SCL低电平应答信号, SDA (出)低。
t
VD ; DAT
=最小时间的SDA数据输出是有效的下列SCL低电平。
C
b
=在pF的总线上的总电容。
t
V( Q)
从0.7V测量
DD
在SCL为50 %的I / O输出( PCA9535 ) 。对于PCA9535C ,示于使用负载电路
图24
并测量
从0.7V
DD
在SCL为30 %的I / O输出。
PCA9535_PCA9535C_3
NXP B.V. 2007年保留所有权利。
产品数据表
牧师03 - 2007年10月4日
19 32