
CY8C20534 , CY8C20434
CY8C20334 , CY8C20234
表25. 3.3V交流外部时钟规范
符号
F
OSCEXT
描述
与CPU时钟进行频率1
民
0.750
–
典型值
最大
12.6
单位
兆赫
笔记
最大CPU频率为12兆赫
在3.3V 。随着CPU时钟分频器
设置为1时,外部时钟必须
坚持最大频率
和占空比要求。
–
–
–
高周期与CPU时钟进行1
低周期与CPU时钟进行1
上电国际海事组织开关
41.7
41.7
150
–
–
–
5300
–
–
ns
ns
μs
表26. 2.7V (标称值)交流外部时钟规范
符号
F
OSCEXT
描述
与CPU时钟进行频率1
民
0.750
–
典型值
最大
3.08
0
单位
兆赫
笔记
最大CPU频率为3 MHz的频率,
2.7V 。随着CPU时钟分频器设置
1 ,外部时钟必须坚持
的最大频率和占空比
周期的要求。
如果外部时钟的频率
大于3兆赫,CPU时钟
除器被设为2或更大。在这
情况下,CPU时钟分频器确保可靠
该50 %的占空比
要求得到满足。
F
OSCEXT
与CPU时钟分频2或
更大
0.15
–
6.35
兆赫
–
–
–
高周期与CPU时钟进行1
低周期与CPU时钟进行1
上电国际海事组织开关
160
160
150
–
–
–
5300
–
–
ns
ns
μs
表27. 2.7V (最低)交流外部时钟规范
符号
F
OSCEXT
描述
与CPU时钟进行频率1
民
0.750
–
典型值
最大
6.3
0
单位
兆赫
笔记
最大CPU频率为6 MHz的时
2.7V 。随着CPU时钟分频器设置
1 ,外部时钟必须坚持
的最大频率和占空比
周期的要求。
如果外部时钟的频率
大于6兆赫,CPU时钟
除器被设为2或更大。在这
情况下,CPU时钟分频器确保可靠
该50 %的占空比
要求得到满足。
F
OSCEXT
与CPU时钟分频2或
更大
0.15
–
12.6
兆赫
–
–
–
高周期与CPU时钟进行1
低周期与CPU时钟进行1
上电国际海事组织开关
160
160
150
–
–
–
5300
–
–
ns
ns
μs
文件编号: 001-05356修订版* D
第22页34
[+ ]反馈