
CY7C64713
逻辑框图
24兆赫
分机。 XTAL
高性能微
使用标准工具
低功耗选项
地址( 16 )
数据( 8 )
FX1
地址( 16 ) /数据总线( 8 )
VCC
x20
PLL
/0.5
/1.0
/2.0
8051核心
12/24/48兆赫,
四个时钟/周期
I
2
C
主
其他的IO ( 24 )
1.5k
用于连接
列举
D+
USB
D–
集成
全速XCVR
XCVR
CY
16 KB
内存
丰富的IO
包括两个USART
一般
可编程I / F
到ASIC / DSP或公交
如标准
ATAPI ,EPP等
ADDR (9)
GPIF
ECC
RDY ( 6 )
的CTL (6)
灵巧
USB
发动机
4 KB
FIFO
8/16
高达96兆字节
爆率
增强型的USB核心
简化代码8051
“软配置”
简单的固件更新
FIFO和端点内存
(主机或从机操作)
文件编号: 38-08039牧师* E
54第2页
[+ ]反馈