
初步
CY7C6435x
CY7C64345 , CY7C6431x
引脚配置
所述的enCoRe V USB设备是在各种列出并在随后的表中所示的封装形式。
16引脚器件的引脚
图3. CY7C64315 / CY7C64316 16引脚的enCoRe V器件
P2[5]
P0[1]
15
P0[3]
14
16
13
P0[7]
P2[3]
P1[7]
P1[5]
P1[1]
1
2
3
4
12
QFN
11
( TOP VIEW )
10
9
6
D+
D–
VDD
7
8
P0[4]
XRES
P1[4]
P1[0]
表1. 16引脚器件的引脚( QFN )
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
TYPE
数字
IO
IOHR
IOHR
IOHR
动力
USB线
USB线
动力
IOHR
IOHR
输入
IOH
IOH
IOH
IOH
IO
名字
P2[3]
P1[7]
P1[5]
P1[1]
(1)
VSS
D+
D–
VDD
P1[0]
(1)
P1[4]
XRES
P0[4]
P0[7]
P0[3]
P0[1]
P2[5]
描述
数字IO ,晶振输入(鑫)
数字IO , SS SPI ,I2C SCL
数字IO , MISO SPI ,I2C SDA
数字IO , ISSP CLK , SCL 12C ,SPI MOSI
接地连接
USB PHY
USB PHY
供应
数字IO , ISSP数据, SDA I2C ,SPI CLK
数字IO ,可选的外部时钟输入( EXTCLK )
有效的外部复位与内部上拉下来
数字IO
数字IO
数字IO
数字IO
数字IO ,晶体输出( XOUT )
Ledgend
I =输入, O = Outpit , OH = 5 mA高输出驱动, R =稳定输出。
记
1.这些都是在系统串行编程( ISSP )引脚,不属于高阻上电复位( POR ) 。
文件编号: 001-12394修订版* D
VSS
5
第26 6
[+ ]反馈