
为
为
的enCoRe
USB
CY7C63221/31A
民
0.2
0.8
0.8
–10
1.274
14.25
最大
2.5
2.0
20
10
1.326
15.75
0.4
7
24
60%
55%
10%
2.0
0.8
0.4
0.4
0.4
单位
V
V
V
pF
A
k
k
V
k
k
V
CC
V
CC
V
CC
V
V
V
V
V
V
k
条件
|(D+)–(D–)|
V
DI
V
CM
V
SE
C
IN
I
LO
R
PU
R
PD
V
OLP
R
PS2
R
UP
V
ICR
V
ICF
V
HC
V
ITTL
V
OL1A
V
OL1B
V
OL2
V
OL3
V
OH
R
XIN
参数
差分输入灵敏度
差分输入共模范围
单端接收器阈值
收发器电容
Hi-Z状态数据线泄漏
外部总线上拉电阻( D-)
外部总线下拉电阻
PS / 2接口
静态输出低
内置PS / 2上拉电阻
通用I / O接口
上拉电阻
输入阈值电压, CMOS模式
输入阈值电压, CMOS模式
输入迟滞电压, CMOS模式
输入阈值电压, TTL模式
输出低电压,高驱动模式
0 V& LT ; V
in
& LT ; 3.3 V (D +和D-引脚)
1.3 kΩ的± 2 %至VREG
[11]
15 kΩ的± 5 %,至GND
ISINK = 5毫安, SDATA和SCLK引脚
SDATA ,SCLK引脚, PS / 2启用
3
8
40%
35%
3%
0.8
输出低电压,介质驱动模式
输出低电压,低驱动模式
输出高电压,强驱动模式V
CC
–2
下拉电阻,引脚XTALIN
50
从低到高的边缘,端口0或1
前高后低的边缘,端口0或1
前高后低的边缘,端口0或1
口0,1,和2
I
OL1
= 50毫安,端口0或1
[4]
I
OL1
= 25毫安,端口0或1
[4]
I
OL2
= 8毫安,端口0或1
[4]
I
OL3
= 2毫安,端口0或1
[4]
端口0或1,我
OH
= 2毫安
[4]
只有内部时钟模式
注意:
在VREG销11. 200Ω内阻给出了一个标准的USB上拉使用此值。另外,一个1.5 kΩ的, 5 %的上拉,从D-到外部3.3V电源
都可以使用。
文件编号: 38-08028牧师* B
第43页50