位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第641页 > CY7C63001A-PXC > CY7C63001A-PXC PDF资料 > CY7C63001A-PXC PDF资料1第12页

CY7C63001A
CY7C63101A
6.8.2
GPIO中断
I /由信号产生O中断通用
转换的端口0和端口1的I / O引脚。 GPIO的中断
是缘,具有可编程中断极性敏感。
设置有点高的端口上拉寄存器(见
图6
11
和
6-12)
选择从低到高的中断触发的
相应的端口引脚。配置有点低激活HIGH到
b7
IE0.7
W
0
b6
IE0.6
W
0
b5
IE0.5
W
0
b4
IE0.4
W
0
低电平触发中断。每个GPIO中断屏蔽上
每个引脚上由端口中断的专用位启用
注册。写“1 ”使能中断。
图6-17
和
图6-18
说明端口中断的格式启用
寄存器端口0和端口1位于I / O地址为0x04,
0x05的分别。这些只写寄存器清零
复位过程中,因此禁止所有GPIO的中断。
b3
IE0.3
W
0
b2
IE0.2
W
0
b1
IE0.1
W
0
b0
IE0.0
W
0
图6-17 。端口0中断使能寄存器( P0 IE浏览器 - 地址0×04 )
b7
IE1.7
W
0
b6
IE1.6
W
0
b5
IE1.5
W
0
b4
IE1.4
W
0
b3
IE1.3
W
0
b2
IE1.2
W
0
b1
IE1.1
W
0
b0
IE1.0
W
0
图6-18 。端口1中断使能寄存器( P1 IE浏览器 - 地址0x05 )
在GPIO中断逻辑的框图中示出
科幻gure
6-19.
在端口上拉寄存器位的设置选择
中断极性。如果所选择的信号的极性,检测上
在I / O引脚,高电平信号。如果端口中断
使能位该引脚为高电平,并没有其他的端口引脚
请求中断,或门发出低到高
PORT
引体向上
注册
1=L
→
H
0=H
L
信号时钟GPIO中断触发器。的输出
触发器是进一步限定由全球GPIO中断使能
前位是由中断优先级编码器处理。两
GPIO中断触发器和全球GPIO使能位是
在GPIO中断由片上硬件清零
确认。
GPIO中断
倒装佛罗里达州运
I
D
Q
或门
(每1输入
GPIO引脚)
GPIO
针
M
U
X
CLR
1 =启用
0 =禁用
端口中断
使能寄存器
打断
应答
CLR
全球
1 =启用
GPIO中断
0 =禁用
启用
(第6位,寄存器0x20的)
打断
优先
编码器
IRQ
打断
向量
图6-19 。 GPIO中断逻辑框图
注。
如果一个端口引脚触发中断,没有其他的端口引脚都可以
导致GPIO的中断,直到端口引脚触发
中断又恢复到非活动状态(非触发)状态,或直到
其对应的端口中断使能位被清除(这
事件'复位' GPIO中断触发器的时钟,
一定要“重”到“ 0 ”的另一个GPIO中断事件之前,
“时钟” GPIO中断触发器,并产生一个IRQ ) 。
注。
如果端口引脚触发中断在保持其
激活(触发)状态,而其对应的端口中断
使能位被清除,然后设置一个GPIO中断事件
发生从GPIO中断触发器的时钟跳变'1'
为“0” ,然后返回到“1” (请参阅
图6-19 ) 。
该
USB控制器不中断的优先级分配给不同
端口引脚和端口中断使能寄存器不
在中断响应过程中被清除。当一个
GPIO的中断服务子程序,中断服务程序必须轮询端口
确定哪个引脚引起的中断。
文件编号: 38-08026修订版**
第12页25