
Ultra37000 CPLD系列
低功耗选项
每个逻辑块可以在高速模式下为关键操作
路径的性能,或在低功率模式下对功率保守
化。的逻辑块的模式由用户的逻辑块上设置
由逻辑块的基础。
产品期限分配器
通过产品项分配器,软件会自动显示
进贡的16个宏单元的逻辑中产品条款
根据需要阻止。共有80项产品可从
当地的乘积项阵列。乘积项分配器亲
国际志愿组织在不影响性能的两个重要的功能:
产品长期指导和乘积项共享。
产品期限督导
产品长期转向是分配产品的过程
条款宏单元需要。例如,如果一个宏蜂窝
需要10个乘积项,而另一个需要短短三年中,
乘积项分配器将“引导”十品项之一
宏单元和3至另一个。在Ultra37000设备,的精良
UCT条款转向以个人为基础。任何数量的BE-
吐温0和16的产品而言,可以操纵任何宏。
需要注意的是0产品条款的情况下的特定是非常有用的
宏小区是未使用或用作输入寄存器。
产品期限分享
乘积项共享是使用相同的产品的方法
长期多个宏单元中。例如,如果超过
一个输出在其方程的一个或多个产品术语
通用于其他的输出,这些产品的术语是仅
编程一次。该Ultra37000乘积项分配器AL-
低点横跨四个输出宏单元组应用的领域分享
可以时尚。该软件会自动利用了
这种能力,在用户没有进行干预。
需要注意的是,无论乘积项共享,也不乘积项steer-
荷兰国际集团对产品的速度的任何影响。所有的最坏情况
转向和分配结构都在被纳入
时序规格Ultra37000设备。
Ultra37000宏单元
在每个逻辑块有16个宏单元。宏单元
可以是I / O宏单元,其中包括I / O单元其中
与一个I / O引脚相关,或埋宏单元,它做的
无法连接到I / O 。 I / O宏单元的组合,
埋宏单元从设备到不同的设备。
埋宏单元
图2
显示掩埋宏小区的体系结构。该
埋宏单元的特点是可以被配置为一个寄存器
组合,一个D触发器,一个T触发器,或电平触发的
锁存器。
该寄存器可以设置异步或异步重新
定在逻辑块级别与单独设置和复位的精良
UCT条款。所有这些产品的功能方面可编
BLE极性。这允许寄存器进行设置或重置基础
在AND表达式或或表达式。
时钟寄存器是非常灵活的。四个全球同步的
理性时钟和一个乘积项时钟可用于时钟
注册。此外,每个时钟具有可编程宝
larity使得寄存器可以在下降沿触发以及
上升沿(参见时钟部分)。时钟极性是CHO-
孙中山在逻辑块级。
埋宏单元还支持输入寄存器功能。
掩埋宏小区可以被配置为充当输入稳压
存器( D型或锁存器),其输入来自I / O引脚AS-i
sociated与相邻宏小区。所有bur-的输出
的IED宏小区直接发送到PIM的不管其
配置。
I / O宏单元
图2
示出了在I / O宏单元的体系结构。该
的I / O宏单元支持相同功能的掩埋巨
rocell ,增加了I / O能力。在的输出
宏,极性控制MUX可以选择主动
低电平或高电平信号。这具有的附加优点
让显著降低的逻辑发生在许多应用
系统蒸发散。
该Ultra37000宏功能的反馈路径的PIM
从I / O引脚的输入路径分开。这意味着,如果
宏被埋葬(反馈仅在内部) ,相关的
I / O引脚仍然可以用作输入。
在所有的I / O总线保持功能
总线保持,这是流行的内部的改进版本
上拉电阻,是一种弱锁存器连接到不销
不影响设备的性能。作为一个锁存器,总线保持
维护时,所述销被放置在一个针的最后状态
高阻抗状态,在这样降低了系统噪声总线IN-
terface应用。总线保持还允许使用的DE-
副引脚保持悬空在黑板上,这是partic-
原型期间ularly有用的设计师可以路由新
信号提供给设备,而无需切割痕迹连接到V
CC
或GND 。欲了解更多信息,请参阅应用说明“非
derstanding总线保持
赛普拉斯的CPLD的一个特点。 “
可编程斜率控制
每路输出都具有可编程配置位,其中规定
输出转换速率快或慢。对于涉及设计
符合FCC排放标准的慢边缘提供
降低系统噪声。对于要求很高的perfor-设计
MANCE快速边沿速率提供了最大的系统perfor-
曼斯。
文件编号: 38-03007牧师**
第67 5