
TLK3118
冗余XAUI收发器
SLLS628A - 2004年12月 - 修订2005年4月
www.ti.com
详细说明(续)
一个完全活跃的二级XAUI通道将允许从小学内的二级渠道转型
几XGMII时钟周期。在从小学到中学XAUI通道上的每个字节数据的转换,
在XGMII总线将0xFE的(违章) ,这是错误指示,或局部故障指示(基于
已设置的寄存器值) 。
此外,当主输入IDLE = HIGH时,二次发射XAUI的信道,发送法规A / K / R
的字符,而不是8B / 10B编码分组流。当IDLE =低,传输的数据包流
桥连到两组的XAUI输出通道。
重定时器操作( RETIM =高)
当RETIM被置为高电平时, TLK3118将作为一个全双工XAUI重定时器。所有的功能
收发信机的操作与来自XGMII异常输入执行。每个XAUI的已恢复数据
信道被反序列化,抗扭斜,对准到基准时钟,并重新序列。在重新定时器模式输入
从TXD ( 31 : 0 )被忽略。
请注意,当RETIM高, XAUI甲接收数据最终被路由至XAUI乙发送串行
线。同样, XAUI B接收到的数据最终传送出去的XAUI发送串行线路。
该TLK3118重定时器模式默认情况下会启用XGMII接收输出的总线, RXD ( 31 : 0 ) 。
然而,软件设置,可以把RXD总线为所需功率高阻抗状态
节约。该TLK3118可以被配置,通过MDIO或销,并监控在任XAUI的已恢复数据
通道。如果重新计时的监控模式被激活时, A / B引脚的状态将决定哪个通道XAUI
恢复的数据是在XGMII输出接收输出总线。如果A / B在重新定时监控模式切换时,该
在XGMII的每个字节接收数据输出总线将0xFE的(违章)数XGMII时钟周期,
或局部故障(基于所供应的寄存器值) 。
并行接口的时钟
该TLK3118支持XGMII发送输入总线上源为中心的时机。支持的定时是
在P802.3ae第46条的定时定义内的发送数据位定时为中心的TCLK ,如图
图6 。
TCLK
t
h
t
su
TXD [ 31:0]
TXC (3 :0)
数据
t
h
数据
t
su
图6.传输接口时序 - 资源中心
上接收数据路径,该数据被同步,并输出参考RCLK ,在RCLK放置在
中心的数据窗口,如图
图7 。
RCLK从发送参考时钟。一个FIFO ,
放置在串行到并行的转换逻辑的输出为每个串行连接,补偿了信道的偏移,
每个串行链路和恢复的时钟之间的时钟相位和频率容限的差异
接收输出时钟, RCLK 。该FIFO有九个10位条目的总深度,给40位时间去歪斜
(通道至通道偏移)定位的能力。请参阅表94和表95的XGMII时机的更多细节。
RCLK
t
h
t
su
RXD [ 31:0]
RXC (3 :0)
数据
t
h
数据
t
su
图7.接收接口时序
6