
TLK2208A
8端口千兆以太网收发器
TDO
C7
LVCMOS
产量
LVCMOS
输入
以P / U
LVCMOS
输入
以P / U
测试数据输出。 IEEE 1149.1 ( JTAG ) TDO用于移动测试数据和测试指令出来的
设备测试端口的串行操作过程中。 JTAG端口时,在不使用, TDO为在一个
高阻抗状态。
测试模式选择。 IEEE 1149.1 (JTAG)的TMS用于控制内部测试端口的状态
控制器。
JTAG复位。 IEEE 1149.1 (JTAG) TRST被用来复位内部JTAG控制器。
TMS
C11
TRST
D8
其他信号
信号
CODE
位置
TYPE
LVCMOS
输入
用P / D
LVCMOS
输入
用P / D
LVCMOS
输入与
P / D
LVCMOS
输入
用P / D
LVCMOS
输入
用P / D
描述
编码实现。当高, 8B / 10B编码器和解码器已启用。这样做的逻辑值
端逻辑或操作MDIO寄存器17.7 ( 8B / 10b_EN ) 。
违反守则/悬殊错误代码启用。当CV_DIS_EN为高电平时,输出RDxx [9:0 ]是
设置为1,代码冲突或不一致的错误检测到的时候。本终端的逻辑值在逻辑上是
或运算的MDIO寄存器17.14 ( CVDispEn ) 。
这需要启用代码。
RESET
G3
芯片复位( FIFO清零)。拉动该终端的高recenters发射偏斜缓冲器, recenters
接收通道同步FIFO和复位MDIO标志。
串行环回启用。当置为高电平时, 8B / 10B编码器的输出循环进入
在图8b / 10b的解码器,用于每个信道的输入。串行发送输出中所保持的
高阻抗状态,并在串行输入将被忽略。
配置终端。这些终端放置在设备如下操作模式中的一个下:
模式[1:0 ]
00 - 复用信道模式
01 =保留
10 - 半字节接口模式
11 - 保留
设备启用。拉动该终端高使器件的所有输出。低这个终端上
将所有输出的装置中的高阻抗状态。
传输时钟选择。该终端控制和同步之间的时钟选择方式
独立的渠道模式。
在独立的通道模式( TCLKSEL = 1 )通道的时钟输入和输出由独立
时钟TLCK [B : H]和RBC [A : H] ,分别。在同步信道模式( TCLKSEL = 0 )
发送和接收时钟都围绕TCLKB和RCLK / RBCH 。
此信号的逻辑值被进行或运算以TransClkMode , MDIO寄存器R17.15 。
BUSYEN
P9
LVCMOS
输入
以P / U
LVCMOS
产量
繁忙的模式使能。当置为高电平, /K28.5/D10.1/被视为有效数据,并通过
通过FIFO 。当处于低状态它会导致高/K28.5/D10.1/被视为一个IDLE
可删除的序列。
PLL锁定。当置为高电平,该终端提供指示有足够的时间已过
上电周期或掉电后序,以确保锁相环取得了锁。
J2
J3
CV_DIS_EN
LPBK
D7
MODE1
MODE0
P12, P11
启用
D13
LVCMOS
输入
以P / U
LVCMOS
输入
TCLKSEL
D9
PLL_LOCK
R11
10
www.ti.com