
ICS5342
GENDAC
引脚说明( 68引脚PLCC )
符号
CLK1
CLK0
CS0
CS1
VREF
RSET
SENSE *
针#
11
8
2
3
46
42
68
TYPE
产量
产量
输入
输入
I / O
输入
产量
描述
内存时钟输出 - 用于实时视频内存
视频时钟输出 - 提供了一个CMOS电平或像素点时钟频率
图形控制器 - 输出频率由PLL的寄存器值来确定
时钟选择0 - CS0-1的状态决定了频率的选择上
那么,CLK0 (视频)输出。
时钟选择CS0-1 1-地位决定了频率的选择上CLK0
(视频)输出
内部参考电压 - 正常连接至0.1
F的电容到地 - 到
使用外部VREF ,连接1.235V参考这个引脚
电阻器设定 - 针用于模拟输出设定电流水平 - 通常连接
通过1 / 4W , 1 %电阻接地
监控意识 - 引脚为低电平时,所有的红色,绿色,或蓝色输出>385mV 。
感觉输出为高电平时,所有的模拟输出< 275毫伏。芯片具有板载
比较器和内部1.235 V基准电压。这个信号被用于检测
显示器类型。
来自DAC模拟输出彩色信号 - 每个DAC包括几个电流
其中源输出根据所施加的二进制值加在一起。
的输出通常用于驱动CRT监视器。
象素地址线 - 字节范围内的信息是由PCLK的上升沿锁存
使用彩色调色板时,与由像素掩码寄存器掩蔽。值是
用于指定在默认模式(访问RAM),该RAM的字地址。在您好,
彩色XGA ,和真彩色模式下,他们所代表的颜色数据, DAC的。
如果它们不用于接地的输入。
像素时钟 - 的PCLK控制锁存的像素地址上升沿
BLANK *输入 - 时钟还控制这些数值通过三进度
调色板RAM中,DAC和输出级流水线
锁存输入时钟选择信号CS0 , CS1
复合BLANK *信号,低电平有效。当BLANK *断言,输出
DAC的零而黑人屏幕。 DAC的自动断电以
保存消隐期间的电流。调色板仍然可以通过D0 - D7更新
在消隐。
CLK1电源 - 连接到DVDD
CLK0电源 - 连接到AVDD
DAC的电源 - 连接到AVDD
数字电源
晶体振荡器电源 - 连接到AVDD
CLK电源 - 连接到DVDD
VSS为CLK1 - 连接到地面。
VSS的CLK0 - 连接到接地
VSS的晶体振荡器
DAC地面 - 地接
数字地 - 地接
VSS的CLK - 连接到接地
未连接 - 离开浮动或绑到地面
蓝
绿色
红
P15- P0
40
38
37
13,12,4,1
,
67-64,
58-51
59
产量
产量
产量
输入
PCLK
输入
频闪*
BLANK *
6
7
输入
输入
CVDD
CVDD
AVDD
DVDD
XVDD
CVDD
CGND
CGND
XGND
AGND
DGND
CGND
N / C
9
27
41
43
50
61
10
26
47
36
44
60
28-35,
39,45,
62
-
-
-
-
-
-
-
-
-
-
-
-
-
3