位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1559页 > CY2SSTV857ZC-32 > CY2SSTV857ZC-32 PDF资料 > CY2SSTV857ZC-32 PDF资料1第1页

CY2SSTV857-32
差分时钟缓冲器/驱动器
DDR400/PC3200-Compliant
特点
工作频率: 60 MHz至230 MHz的
支持400 MHz的DDR SDRAM
从一个差分输入10差分输出
扩频兼容
低抖动(周期到周期) : < 75
极低的偏移: < PS 100
电源管理控制输入
高阻抗输出时输入时钟< 20兆赫
2.6V操作
与CDC857-2和-3引脚兼容
48引脚TSSOP和40 QFN封装
-40 °C工业温度85°C
符合JEDEC DDR规格
描述
该CY2SSTV857-32是一款高性能,低偏移,
低抖动零延迟缓冲器设计为分配差
时钟在高速应用。该CY2SSTV857-32
产生10差分对时钟输出从一个differ-
无穷区间对时钟输入。此外, CY2SSTV857-32
具有差分反馈时钟outpts和投入。这
允许CY2SSTV857-32被用作零延迟缓冲器。
当在嵌套的时钟树用作零延迟缓冲器,所述
CY2SSTV857-32锁定到输入参考,并转化
接近零延迟低偏移输出。
框图
3
2
引脚配置
Y0
Y0#
Y1
Y1#
Y2
Y2#
Y3
Y3#
Y4
Y4#
Y5
Y5#
Y6
Y6#
Y7
Y7#
Y8
Y8#
Y9
Y9#
FBOUT
FBOUT #
VS S
Y0 #
Y0
VD Q
Y1
Y1 #
VS S
VS S
Y2 #
Y2
VD Q
VD Q
CLK
LK #
VD Q
AVD
的AV s
VS S
Y3 #
Y3
VD Q
Y4
32
33
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
VS S
Y5 #
Y5
VD Q
Y6
Y6 #
VS S
VS S
Y7 #
Y7
VD Q
PD #
在FB
在FB #
VD Q
FB ü T#
FB O u那样牛逼
VS S
Y8 #
Y8
VD Q
Y9
Y9 #
VS S
PD
37
AVDD
16
试验
断电
逻辑
5
6
10
9
20
19
22
23
46
47
44
43
CY2SSTV857-32
CLK
CLK #
FBIN
FBIN #
13
14
36
35
39
40
PLL
29
30
27
26
Y4 #
VS S
48 TSSOP封装
赛普拉斯半导体公司
文件编号: 38-07557牧师* E
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2005年1月12日