位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第512页 > CS42418-DQZR > CS42418-DQZR PDF资料 > CS42418-DQZR PDF资料1第20页

CS42418
4.应用
4.1
概观
该CS42418是一款高度集成的混合信号24位音频编解码器包括2模数转换
变流器( ADC ) ,实现使用多比特Σ-Δ技术,以及8个数字 - 模拟转换器
( DAC ) 。该编解码器中集成的其他功能还包括为每个独立的数字音量控制
DAC ,数字去重过滤器DAC , ADC的通道, ADC高通滤波器数字增益控制,并
片上电压参考。所有串行数据通过一个可配置的串行音频接口传输
对于具有增强的一行的操作模式在ADC ,允许多达6个信道的串行音频数据上
一条数据线。所有功能都通过串行控制端口工作于SPI模式或IC模式配置。
5
和
6
显示为CS42418的建议连接。
该CS42418操作的基础上,输入采样率3过采样模式中的一种。模式选择
通过在寄存器中的FM位决定
第43页上的“功能模式(地址03H ) ” 。
单速模式
( SSM )提供了对输入采样率高达50 kHz和使用了128倍过采样率。倍速模式
(DSM)的支持输入采样速率高达100千赫兹,并使用64倍的过采样比。四倍速
模式( QSM )支持的输入采样率高达192 kHz ,并采用了32倍的过采样率。
使用集成的PLL ,低抖动时钟由ADC的LRCK输入信号恢复。回收的
时钟或外部提供的时钟连接于OMCK引脚可被用作系统时钟。
4.2
4.2.1
模拟输入
线路电平输入
AINR + , AINR- , AINL +和AINL-是线路电平的差分模拟输入。模拟信号必须
外部偏置到VQ ,约2.7 V ,被应用到这些输入之前。的信号的电平
可以调整用于独立地通过ADC左,右通道增益的左,右的ADC
控制寄存器的
第55页。
ADC的输出数据为二进制补码格式。对于输入
上述正满量程或低于负满量程时,ADC输出7FFFFFH或800000H , respec-
tively并引起寄存器中的ADC溢出位
“中断状态(地址20H ) (只读) ”上
第56页
被设置为'1' 。该GPO引脚还可以被配置,以指示上溢条件有
发生在ADC 。看
58页的“通用管脚控制(地址29H到2Fh的) ”
正确
配置。
图7
显示满量程模拟输入电平。看
第61页的“ ADC输入过滤器”
一
推荐的输入缓冲区。
4.1 V
2.7 V
1.3 V
4.1 V
2.7 V
1.3 V
AIN-
AIN +
满量程输入电平= ( AIN + ) - ( AIN - ) = 5.6 Vpp的
图7.满量程模拟输入
20
DS603F1