位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第761页 > ICS844101I-312 > ICS844101I-312 PDF资料 > ICS844101I-312 PDF资料1第1页

初步
集成
电路
系统公司
ICS844101I-312
F
EMTO
C
锁
C
RYSTAL
-
TO
-LVDS
312.5MH
Z
F
Characteristic低频
M
ARGINING
S
YNTHESIZER
F
EATURES
一个312.5MHz名义LVDS输出
可选晶体振荡器接口,专门用于为25MHz ,
18pF之并联谐振晶体或LVCMOS单端
输入
输出频率可在2 %内变化±步从名义
VCO范围:为560MHz - 690MHz
RMS相位抖动@ 312.5MHz ,使用25MHz晶体
( 1.875MHz - 20MHz的) : 0.52ps (典型值)
输出供电方式
核心/输出
3.3V/3.3V
3.3V/2.5V
-40 ° C至85°C的工作环境温度
提供标准和无铅符合RoHS投诉
套餐
G
ENERAL
D
ESCRIPTION
该ICS844101I - 312是一种低相位噪声
IC
S
频率裕量合成,是一种MEM-
HiPerClockS
在HiPerClockS 系列高Perfor-的误码率
曼斯时钟解决方案,从ICS 。在默认
模式,该设备名义上产生一个
从25MHz晶体312.5MHz LVDS输出时钟信号
输入。还有一个频率容限模式下可用
其中该装置可被编程,使用串行接
terface ,改变输出频率可达或公称下
最终在2 %的步长。该ICS844101I - 312中所提供的16位
引脚TSSOP封装。
B
LOCK
D
IAGRAM
OE
CLK
上拉
下拉
P
IN
A
SSIGNMENT
GND
S_LOAD
S-DATA
Q S_CLOCK
SEL
nQ
OE
V
DDA
V
DD
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
模式
V
DDO
Q
nQ
GND
CLK
XTAL_OUT
XTAL_IN
1
25MHz
÷P
OSC
0
XTAL_IN
XTAL_OUT
SEL
相
探测器
VCO
560 - 690MHz
÷N
下拉
÷M
ICS844101I-312
16引脚TSSOP
4.4毫米X 5.0毫米X 0.92毫米
包体
G封装
顶视图
S_CLOCK
S-DATA
S_LOAD
模式
下拉
下拉
下拉
下拉
串行控制
本文提供的初步信息代表了原型或试生产的产物。所提到的特征的基础上
最初的产品特性。集成电路系统公司( ICS)保留随时更改任何电路或规格的权利
恕不另行通知。
844101AGI-312
www.icst.com/products/hiperclocks.html
1
REV 。一2005年11月28日