位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第430页 > ICS8402AYILF > ICS8402AYILF PDF资料 > ICS8402AYILF PDF资料2第2页

集成
电路
系统公司
ICS8402I
350MH
Z
, C
RYSTAL
-
TO
-LVCMOS / LVTTL
F
Characteristic低频
S
YNTHESIZER
把分给一个特定的默认状态下,自动将
发生在上电期间。测试输出为低电平时OP-
展业务中的并行输入模式。之间的关系
VCO的频率,晶振频率和并购分
的定义如下: FVCO =值为fXTAL ×M个
M值和M0通过M8所需要的值
表3B所示,可编程VCO频率功能
表。有效的M值的量, PLL才能实现锁定为一个
25MHz的基准定义为10
≤
M
≤
28.频率
出的定义如下: f out中= FVCO =值为fXTAL ×M个
N
N
发生串行操作时nP_LOAD为高,并
S_LOAD低。该移位寄存器是由采样装
将S-DATA比特与S_CLOCK的上升沿。 CON组
移位寄存器的内容装入对M分频器和N-
输出分频器时,从低到高的S_LOAD过渡。
在M鸿沟和N分频的输出值被锁存的
HIGH到LOW S_LOAD的过渡。如果S_LOAD被拉高,
在S-DATA的输入数据被直接传递到M分频器
和N个输出分频器上S_CLOCK的每个上升沿。该
串行模式可以被用来编程M和N位和
测试位T1和T0 。内部寄存器T0和T1阻止 -
雷测试输出的状态如下:
F
UNCTIONAL
D
ESCRIPTION
注:下面的功能描述描述OP-
关合作采用25MHz晶振。有效的PLL环路分频值
不同的晶体或输入频率的定义
输入频率特性,表5 ,注: 1 。
该ICS8402I具有完全集成的PLL ,因此
无需外部元件设置循环频带 -
宽度。一个基本的晶体被用作输入到导通
片内振荡器。振荡器的输出被馈送到相位
探测器。 25MHz晶体提供了25MHz的相位检测器
参考频率。 PLL的压控振荡器工作在一
范围为250MHz到700MHz的的。 M个除法器的输出是
也施加到相位检测器。
相位检测器和M个分频器迫使VCO输出
频率是通过调整M倍基准频率
VCO控制电压。需要注意的是对于M的某些值(无论是
过高或过低)时,PLL将不实现锁定。的输出
压控振荡器由分离器被发送到每个前缩放
的LVCMOS输出缓冲器。除法器提供了一个50%的输出
放占空比。
在ICS8402I支持的可编程特性2 IN-
把模式进行编程并购分频器和N分频器的输出。
两个输入的操作模式是并行和串行。
图 -
URE 1
示出了每种模式的时序图。并联
模式中, nP_LOAD输入最初为低电平。在IN-数据
把M0通过M8和N0和N1被直接传递到
M分频器和N分频器的输出。在低到高的跃迁
该nP_LOAD输入的灰时,数据被锁存, M个
分保持加载直到下一个从高到低的跳变
nP_LOAD或直至串行事件发生。其结果是,M个
和N位可以硬连线来设置对M分频器和N输出
T1
0
0
1
1
T0
0
1
0
1
测试输出
低
移位寄存器输出
M个分频器输出
CMOS的F out
S
ERIAL
L
OADING
S_CLOCK
S-DATA
t
T1
S
T0
H
* NULL
N1
N0
M8
M7
M6
M5
M4
M3
M2
M1
M0
t
S_LOAD
nP_LOAD
t
S
P
ARALLEL
L
OADING
M0 : M8 , N0 : N1
M,N
nP_LOAD
t
S
t
H
时间
F
IGURE
1. P
ARALLEL
&放大器; S
ERIAL
L
OAD
O
PERATIONS
*注意:
空时隙定时必须遵守。
8402AYI
www.icst.com/products/hiperclocks.html
2
REV 。一2004年12月23日