
体系结构框图
表1-2总线信号名称
名字
pdb_m [15 :0]的
CDBW [15 :0]的
PAB [20 :0]的
CDBR_M [31 :0]的
CDBW [31 :0]的
XAB1 [23:0 ]
功能
程序存储器接口
对于指令字程序数据总线读取或读取操作。
用于程序存储器的主要核心数据总线写操作。 (该cdbw只有这些16位[ 31:0]总线
用于写入程序存储器。 )
程序存储器地址总线。数据在pdb_m公交车返回。
主数据存储器接口总线
内存主要的核心数据总线读取。通过XAB1总线解决。
内存主要的核心数据总线写操作。通过XAB1总线解决。
主数据的地址总线。可寻址的字节
1
,即,与长数据类型。数据被写入
在cdbw和cdbr_m返回。也可用于访问内存映射I / O 。
二级数据存储器接口
XDB2_M [15 :0]的
XAB2 [23:0 ]
在双内存用于辅助数据地址总线XAB2二级数据总线读取。
用于两个同时访问的第二次数据地址总线。能够
解决唯一的话。数据在xdb2_m返回。
外设接口总线
IPBus [15 :0]的
外设总线访问所有片上外设寄存器。该总线工作在相同的时钟速率
作为主要数据存储和访问,因此处理器时不会产生延迟。
写数据被从cdbw获得。读出的数据被提供给cdbr_m 。
1.字节访问只能发生在底部的内存地址空间的一半。地址的最高位将被强制
为0。
56F8365技术数据,版本7
飞思卡尔半导体公司
初步
13