
正交解码器时序
工作条件:
V
SS
= V
SSA
= 0 V, V
DD
= V
DDA
= 3.0 3.6V ,T
A
= -40 °至+ 85°C ,C
L
≤
50pF的,女
OP
= 80MHz的
定时器输出高/低电平时间
1.
表3-13定时器计时
1, 2
P
OUTHL
1T
—
ns
在列出的公式,T =时钟周期。对于80MHz的操作, T = 12.5ns 。
2所列的参数设计保证。
定时器输入
P
IN
P
INHL
P
INHL
定时器输出
P
OUT
P
OUTHL
P
OUTHL
图3-22定时器定时
3.10正交解码器时序
表3-14正交解码器时序
1,2
工作条件:
V
SS
= V
SSA
= 0 V, V
DD
= V
DDA
= 3.0 3.6V ,T
A
= -40 °至+ 85°C ,C
L
≤
50pF的,女
OP
= 80MHz的
特征
正交输入周期
正交输入高/低电平时间
正交相位周期
符号
P
IN
P
HL
P
PH
民
8T+12
4T+6
2T+3
最大
—
—
—
单位
ns
ns
ns
1.在列出的公式, T为时钟周期。对于80MHz的操作,T = 12纳秒。 V
SS
= 0 V, V
DD
= 3.0 – 3.6V,
T
A
= -40 °至+ 85°C ,C
L
≤
50pF.
2所列的参数设计保证。
56F803技术数据,版本15
飞思卡尔半导体公司
41