位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1210页 > SM320VC5506PGE > SM320VC5506PGE PDF资料 > SM320VC5506PGE PDF资料1第12页

介绍
2
介绍
本节介绍了TMS320VC5506的主要特点,列出了引脚分配,并介绍了
功能各引脚。此数据手册中还提供了详细的描述部分,电气规格,
参数的测量信息,以及关于可用的包装机械的数据。
注意:
本数据手册的设计与theTMS320C55x一起使用
DSP功能
概观
(文献编号SPRU312 )中,
的TMS320C55x DSP CPU参考指南
(文学
号SPRU371 ),并且
的TMS320C55x DSP外设概述参考指南
(文学
数量SPRU317 ) 。
2.1
描述
在TMS320VC5506定点数字信号处理器(DSP)基于TMS320C55X的DSP的代
CPU处理器核心。该C55x DSP架构实现,通过高性能和低功耗
提高并行度和总专注于降低功耗。 CPU支持内部总线
这是由一个程序总线结构,三个数据读取总线,两个数据写总线,并附加
公交车专用外围和DMA活动。这些总线提供了执行多达三个数据的能力
读取和2的数据写入在一个周期。并行地, DMA控制器可以执行多达两个数据传输
每个周期独立于CPU的活动。
此外,C55x CPU提供两个乘法累加( MAC )单元,每个单元可17位×17位乘法
在一个周期。中央40位算术/逻辑单元( ALU)是由一个16位ALU支持。利用
在ALU的是下指令集控制,提供优化的并行活动和电源的能力
消费。这些资源中的地址单元的C55x的CPU的( AU)和数据单元( DU )管理。
此外,C55x DSP系列支持可变的字节宽度指令,以提高代码密度。该
指令单元( IU)执行从内部或外部存储器和队列的指令的32位程序提取
为程序单元( PU) 。程序单元解码指令,指示任务, AU和DU资源,
并管理所述完全受保护管道。分支预测功能可避免在执行流水线刷新
条件指令。
于5506的128K字节的片上存储器是足够的许多手持设备,便携GPS
系统,无线扬声器电话,便携式掌上电脑和游戏机。许多这些设备的典型
需要64K字节或更多的片上存储器,但小于128K字节的存储器,并且需要操作在
待机状态下为60%以上至70%的时间。对于需要多于128K字节的应用程序
的片上存储器,但小于256K字节的片上存储器,德州仪器( TI)的提供内容的
TMS320VC5509A器件,它是基于TMS320C55X的DSP内核。
在5506的外设集包括外部存储器接口( EMIF ),提供无缝访问
异步存储器一样的EPROM和SRAM ,以及以高速,高密度的存储器,诸如
同步DRAM 。附加的外围设备包括通用串行总线(USB) ,实时时钟,看门狗
定时器和我
2
多主站和从站接口。三个全双工多通道缓冲串行端口( McBSP的)
提供无缝连接到各种工业标准的串行设备和多通道通信
多达128个单独使能的通道。 DMA控制器提供了六个独立的数据移动
道环境而无需CPU干预,提供吞吐量每个周期长达2个16位字的DMA 。两
通用定时器,多达八个专用的通用I / O( GPIO)引脚,以及数字锁相环
( DPLL)钟生成也包括在内。
C55x的是德州仪器的商标。
12
SPRS375C
2006年10月 - 修订2008年1月