
AD9216
DC规格(续)
初步的技术数据
表2 ( AVDD = 3 V , DRVDD = 2.5 V ,最大采样率, CLK_A = CLK_B , AIN = -0.5 dBFS的差分输入, 1.0 V
内部参考, TMIN至TMAX ,除非另有说明。 )
帕拉梅之三
逻辑输入
高电平输入电压
低电平输入电压
高电平输入电流
低电平输入电流
输入电容
1
逻辑输出
DRVDD = 2.5V
高电平输出
电压
低电平输出电压
1
温度
满
满
满
满
满
TEST
水平
IV
IV
IV
IV
IV
AD9216BCP-65/80
民
典型值
最大
2.0
- 10
- 10
2
0.8
+10
+10
AD9216BCP-105
民
典型值
最大
2.0
- 10
- 10
2
0.8
+10
+10
单位
V
V
A
A
pF
满
满
IV
IV
2.45
0.05
2.45
0.05
V
V
输出电压电平测量与每个输出5 pF负载。
特定网络阳离子如有更改,恕不另行通知。
交换特定网络阳离子
表3.开关产品规格
参数
开关性能
最大转换速率
闵转换率
CLK周期
1
CLK脉冲宽度高
1
CLK脉冲宽度低
数据输出参数
2
输出延迟(T
PD
)
流水线延迟(延迟)
孔径延迟(T
A
)
孔径不确定性(T
J
)
3
唤醒时间
OUT -OF -RANGE恢复
时间
1
2
温度
满
满
满
满
满
满
满
满
满
满
满
TEST
水平
VI
V
V
V
V
VI
V
V
V
V
V
AD9216BCP-65/80
民
TYP MAX
65/80
1
15.4/12.2
6.2/5
6.2/5
2.0
4.8
6
1.0
0.5
2.5
2
6.0
AD9216BCP-105
最小典型最大
105
1
9.5
4.2
4.2
2.0
4.8
6
1.0
0.5
2.5
2
6.0
单位
MSPS
MSPS
ns
ns
ns
ns
周期
ns
ps的均方根
ms
该AD9216有一个占空比稳定器电路,启动时,纠正了广泛的占空比(见TPC XX )的。
输出延迟从时钟的50 %转移到测量数据的50 %过渡,对每个输出5 pF负载。
3
唤醒时间取决于去耦电容的值;所示的典型值与REFT和REFB 0.1 μF至10 μF电容。
特定网络阳离子如有更改,恕不另行通知。
N
N–1
类似物
输入
N+1
N+2
N+8
N+3
N+4
N+5
N+6
N+7
t
A
CLK
数据
OUT
N–8
N–7
N–6
N–5
N–4
N–3
N–2
t
PD
N-1
N
N+1
图2.时序图
REV 。珠三角
第20页4
6/15/2004