
IDT82V3280
WAN PLL
2
名字
引脚说明
PIN号
I / O
TYPE
全球控制信号
OSCI
10
I
CMOS
OSCI :晶体振荡器主时钟
由晶体振荡器提供的标称12.8000 MHz的时钟输入该引脚上。它是
主时钟设备。
FF_SRCSW :外部快速选择启用
在复位期间,该引脚决定EXT_SW位的默认值( B4 , 0BH )
2
。该
EXT_SW位决定了外部快速选择是否启用。
高:在EXT_SW位( B4 , 0BH )的默认值是“1” (外部快速选择是
启用) ;
低: EXT_SW位( B4 , 0BH )的默认值是“0” (外部快速选择是显示
体健) 。
复位后,该引脚选择输入时钟对的T0 DPLL如果外部快速选择是
启用:
高:对IN3 / IN5被选中。
低:对IN4 / IN6选择。
复位后,输入该引脚上发生没有影响,如果外部快速选择禁用。
MS / SL :主/从选择
该引脚与MS_SL_CTRL位( B0 , 13H )一起,控制设备是否被配置
置的作为主或从机。请参阅
章节3.14主/从配置
为
详细信息。
该引脚上的信号电平被MASTER_SLAVE位( B1 , 09H )反映。
SONET / SDH : SONET / SDH频率选择
在复位期间,该引脚决定IN_SONET_SDH位( B2 , 09H )的默认值:
高:在IN_SONET_SDH位的默认值是“1” (SONET) ;
低: IN_SONET_SDH位的默认值是“0” (SDH) 。
复位后,该引脚上的值将没有任何影响。
RST :
RESET
至少50微秒该引脚上的低电平脉冲复位设备。之后,该引脚为高电平时,器件会
仍处于复位状态下保持500毫秒(典型值) 。
EX_SYNC1 :外部同步输入1
A 2千赫, 4 kHz或8 kHz的信号输入该引脚上。
输入时钟
IN1
IN2
IN3
24
25
46
IN1 :输入时钟1
64千赫+ 8 kHz或64 kHz的+ 8千赫+ 0.4 kHz的复合时钟输入该引脚上。
IN2 :输入时钟2
I
AMI
64千赫+ 8 kHz或64 kHz的+ 8千赫+ 0.4 kHz的复合时钟输入该引脚上。
IN3 :输入时钟3
I
CMOS
A 2千赫, 4千赫,N ×8千赫
3
, 1.544兆赫( SONET ) / 2.048兆赫( SDH ) , 6.48兆赫, 19.44兆赫,
下拉
25.92兆赫, 38.88兆赫, 51.84兆赫, 77.76 MHz或155.52 MHz的时钟输入该引脚上。
IN4 :输入时钟4
I
CMOS
A 2千赫, 4千赫,N ×8千赫
3
, 1.544兆赫( SONET ) / 2.048兆赫( SDH ) , 6.48兆赫, 19.44兆赫,
下拉
25.92兆赫, 38.88兆赫, 51.84兆赫, 77.76 MHz或155.52 MHz的时钟输入该引脚上。
IN5_POS / IN5_NEG :正/负输入时钟5
A 2千赫, 4千赫,N ×8千赫
3
, 1.544兆赫( SONET ) / 2.048兆赫( SDH ) , 6.48兆赫, 19.44兆赫,
I
PECL / LVDS 25.92兆赫, 38.88兆赫, 51.84兆赫, 77.76兆赫, 155.52兆赫, 311.04 MHz或622.08 MHz的
时钟的情况下这对销的差分输入。是否该时钟信号为PECL或LVDS是
自动检测。
I
AMI
描述
1
表1 :引脚说明
FF_SRCSW
18
I
下拉
CMOS
MS / SL
99
I
引体向上
CMOS
SONET / SDH的
100
I
下拉
CMOS
RST
74
I
引体向上
CMOS
帧同步输入信号
EX_SYNC1
45
I
下拉
CMOS
IN4
47
IN5_POS
IN5_NEG
40
41
引脚说明
13
2006年6月19日