
IDT82V2608
ATM反向多路复用
表1引脚说明(续)
名字
RD / DS
引脚数
M15
输入/输出
I
描述
RD :
读操作
与此同时英特尔微处理器接口模式下,此引脚为低电平时由微处理器启动
一个读周期。数据被输出到D [7:0 ]从设备。
DS :
数据选通
与此同时,摩托罗拉微处理器接口模式下,此引脚是并行接口的数据选通。
在写操作期间(RW = 0), D上的数据[7:0 ]进行采样到器件中。在读操作期间
(RW = 1)时,数据被输出到D [7:0 ]从设备。
WR / RW
M16
I
WR :
写操作
与此同时英特尔微处理器接口模式下,此引脚为低电平时由微处理器启动
一个写周期。 D上的数据[7 :0]的写操作期间采样到器件中。
RW :读/写选择
与此同时,摩托罗拉微处理器接口模式下,此引脚为低电平时进行写操作和高
对于读操作。
D7
D6
D5
D4
D3
D2
D1
D0
A7
A6
A5
A4
A3
A2
A1
A0
CS
P14
P13
R16
R15
R14
R13
T15
T14
M14
M13
N16
N15
N14
N13
N12
P16
L13
I / O
D [7: 0]:数据总线
这些引脚用作微处理器接口的双向数据总线。
I
A [ 7 : 0 ] :地址总线
这些引脚用作微处理器接口的地址总线。
I
CS :
芯片选择
对于每一个读或写操作时,该引脚必须由高变低,并保持低电平,直到
操作结束。
INT :
中断请求
该引脚上的低电平表示一个中断等待在芯片内部。
SRAM接口
INT
R12
Open_Drain
EMD7
EMD6
EMD5
EMD4
EMD3
EMD2
EMD1
EMD0
D4
C4
B4
A4
D5
C5
B5
A5
I / O
EMD [7: 0]:数据总线
数据输入/输出引脚用于外部SRAM 。用于IDT82V2608和之间的数据交换
外部SRAM 。
引脚说明
15
2006年12月4日