
IDT82V2048L进制T1 / E1短程模拟前端
工业温度范围
表1引脚说明(续)
名字
TYPE
PIN号
TQFP144
PBGA160
描述
发送和接收数字数据接口
TDP0
TDP1
TDP2
TDP3
TDP4
TDP5
TDP6
TDP7
I
TDN0
TDN1
TDN2
TDN3
TDN4
TDN5
TDN6
TDN7
TCLK0
TCLK1
TCLK2
TCLK3
TCLK4
TCLK5
TCLK6
TCLK7
RDP0
RDP1
RDP2
RDP3
RDP4
RDP5
RDP6
RDP7
RDN0
RDN1
RDN2
RDN3
RDN4
RDN5
RDN6
RDN7
RC0
RC1
RC2
RC3
RC4
RC5
RC6
RC7
38
31
79
72
109
102
7
144
36
29
81
74
107
100
9
2
40
33
77
70
111
104
5
142
41
34
76
69
112
105
4
141
39
32
78
71
110
103
6
143
N3
L3
L12
N12
B12
D12
D3
B3
N1
L1
L14
N14
B14
D14
D1
B1
P2
M2
M13
P13
A13
C13
C2
A2
P3
M3
M12
P12
A12
C12
C3
A3
P1
M1
M14
P14
A14
C14
C1
A1
37
30
80
73
108
101
8
1
N2
L2
L13
N13
B13
D13
D2
B2
TDPn / TDNN :正/负数据传输通道0 7
的NRZ数据,以用于正/负脉冲被发送被输入该引脚上。在TDPn / TDNN数据
活性高和采样于TCLKn的下降沿。
TDPn
0
0
1
1
TDNN
0
1
0
1
输出脉冲
空间
负脉冲
正脉冲
空间
I
TCLKn :发送时钟通道0 7
1.544兆赫(对于T1模式)或2.048兆赫(对于E1模式)传输的时钟输入该引脚上。该
在TDPn或TDNN发送数据被采样到器件上TCLKn的下降沿。
TCLKn和MCLK的不同组合产生不同的传输模式。它被概括为
Table-2
系统接口配置。
O
高
阻抗
ANCE
RDPn / RDNn :正/负接收数据通道0 7
这些引脚输出的原始RZ切片数据。 RDPn / RDNn的有效极性由引脚CLKE确定。
当CLKE引脚为低电平, RDPn / RDNn为低电平有效。当CLKE引脚为高电平, RPDn / RDNn为高电平有效。
RDPn / RDNn将LOS期间保持活跃。 RDPn / RDNn被设置为高阻抗时,相应
ING接收器断电。
O
高
阻抗
ANCE
RCN :通道0接收脉冲 7
RCN是一个内部异或(XOR )的其与RDPn和RDNn相连的输出。时钟
从上RCN的信号恢复。如果接收器n被断电,相应的RCN将在高
阻抗。
5